Projekte zur Vorlesung Programmierbare Logik im WS10/11 ...
Projekte zur Vorlesung Programmierbare Logik im WS10/11 ...
Projekte zur Vorlesung Programmierbare Logik im WS10/11 ...
Sie wollen auch ein ePaper? Erhöhen Sie die Reichweite Ihrer Titel.
YUMPU macht aus Druck-PDFs automatisch weboptimierte ePaper, die Google liebt.
Name: Vorname: Mat.-Nr.: Datum:Name: Vorname: Mat.-Nr.:Entwerfen Sie eine Steuerung für eine Schaltwerk (Zähler) der vom Hexadez<strong>im</strong>al- in dasDez<strong>im</strong>al-System und umgekehrt umrechnet. Die Zwischenergebnisse sollten angezeigtwerden, so dass die Funktion der Schaltung verfolgt werden kann.Folgende Komponenten sind zu erstellen:• Beschreibung des Entwurfs (Blockschaltbild/Zustandsdiagramm).• Implementierung des Entwurfs (VHDL Quelltext).Dokumentieren Sie auf max<strong>im</strong>al 4 DIN-A4 Seiten:1. Blockschaltbild und/oder Zustandsdiagramm des Entwurfs2. das/die Modul/e mit der VHDL-Beschreibung3. die notwendigen HardwareressourcenAm vereinbarten Termin <strong>zur</strong> Abgabe des Projekts sind folgende Teile vorzustellen, bzw.abzugeben:• Eine mündliche Präsentation (ca. 8 min. pro Person).• Abgabe der schriftlichen Dokumentation von max<strong>im</strong>al 4 DIN-A4 Seiten in Papierform.• Abgabe der schriftlichen Dokumentation und des Projekts auf elektronischemDatenträger oder <strong>im</strong> StudIP.• Funktion des programmierten Baustein auf einem Exper<strong>im</strong>entierboard.Voraussetzungen für die Anerkennung des Entwurfs :• Teilnahme an der Wahlvorlesung "<strong>Programmierbare</strong> <strong>Logik</strong>",• Erfolgreiche Lösung der gestellten Aufgabe (eine für ein bis zwei Teilnehmer),• Saubere und prägnante Dokumentation und Präsentation des Testaufbaus.• Kenntlich machen, welcher Teilnehmer welchen Aufgabenteil gelöst hat.