22.11.2014 Views

EL MICROPROCESADOR Y SU ARQUITECTURA.pdf

EL MICROPROCESADOR Y SU ARQUITECTURA.pdf

EL MICROPROCESADOR Y SU ARQUITECTURA.pdf

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

COMBINACIONES DE SEGMENTOS Y<br />

OFFSET POR OMISIÓN DE 32 BITS<br />

A continuación se ilustran los registros por omisión<br />

considerados en el 80386 y posteriores utilizando<br />

registros de 32 bits.<br />

Segmento Offset<br />

Propósito especial<br />

CS EIP Dirección de<br />

instrucción<br />

SS ESP o EBP Dirección del stack<br />

DS<br />

ES<br />

EAX, EBX, ECX,<br />

EDX, ESI, EDI, un<br />

número de 8 o 32<br />

bits<br />

EDI para<br />

instrucciones de<br />

cadena<br />

Dirección de datos<br />

Dirección de destino<br />

de cadena<br />

FS No tiene Dirección genérica<br />

GS No tiene Dirección genérica

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!