17.01.2015 Views

ASIGNATURA: CIRCUITOS μELECTRONICOS ... - PoliformaT - UPV

ASIGNATURA: CIRCUITOS μELECTRONICOS ... - PoliformaT - UPV

ASIGNATURA: CIRCUITOS μELECTRONICOS ... - PoliformaT - UPV

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

<strong>ASIGNATURA</strong>: <strong>CIRCUITOS</strong><br />

µELECTRONICOS.<br />

DEPARTAMENTO: INGENIERIA ELECTRONICA<br />

Profesores de la Asignatura:<br />

Miguel Ángel Larrea Torres (Responsable).<br />

Vicente Herrero Bosch.<br />

Prerrequisitos:<br />

1.- Electrónica Digital.<br />

2.- Laboratorio de Diseño Electrónico por Ordenador.<br />

3.- Diseño de Circuitos y Sistemas Electrónicos.<br />

Créditos y Horas Semanales:<br />

Créditos Teóricos : 2.4<br />

Créditos Prácticos: 2.1<br />

Objetivos:<br />

El alumno ha de familiarizarse con las Técnicas Básicas de Diseño Digital VLSI (a<br />

Medida y SemiMedida).<br />

Los conceptos explicados son susceptibles de fabricación vía MPCs y enfatizan el<br />

Diseño Físico de pequeños Sistemas Electrónicos Digitales.<br />

Se facilita el acceso del Alumno a Herramientas CAD profesionales de Diseño de<br />

Circuitos Integrados VLSI (Cadence dFII).<br />

Resumen del Programa de Teoria (22 h Teoría de Aula).<br />

(1 h) 0.- Presentación de la Asignatura (Vicente Herrero Bosch)<br />

(5 h) 1.- Modelización de dispositivos SPICE: (Vicente Herrero Bosch)<br />

1.1.- Modelización Eléctrica del Transistor MOS (SPICE LEVEL 2).<br />

1.2.- Estructuras MOS básicas (DC).<br />

1.3.- Otros Dispositivos SPICE.<br />

(6 h) 2.- Tecnología de Fabricación CMOS: (Miguel Larrea Torres)<br />

2.1.- Procesos Básico de Fabricación CMOS N-Well.<br />

2.2.- Reglas de Diseño Geométrico Escalable (MOSIS).<br />

2.3.- Efectos "Latch-Up" y ESD: Prevención en el Layout.<br />

(2 h) 3.- Caracterización de circuitos CMOS: (Miguel Larrea Torres)<br />

3.1.- Modelado de Interconexiones, régimen estático y dinámico.<br />

3.2.- Dimensionado y Temporización de Etapas CMOS.<br />

3.3.- Factores en la Estima de Potencia.


( 6 h) 4.- Síntesis de Circuitos Digitales CMOS. (Miguel Larrea Torres)<br />

4.1.- Aproximación al Diseño VLSI.<br />

4.2.- Lógica Combinacional CMOS Estática y Dinámica..<br />

4.3.- Lógica Secuencial Síncrona. Temporización.<br />

( 4 h) 5.- Estructuras Regulares CMOS. (Miguel Larrea Torres)<br />

5.1.- Introducción: Compiladores de Bloques.<br />

5.2.- Layouts Orientados.<br />

5.3.- Matrices Lógicas.<br />

5.4.- Memorias RAM/ROM.<br />

5.5.- Bloques Aritméticos y Data-Paths.<br />

Resumen del Programa de Teoría Aula:<br />

Fechas Sesiones:<br />

Contenido de Teoría:<br />

7 / II Presentación / T-I-1<br />

T<br />

14 / II T-I-2 a 3<br />

21 / II T-I-4 a 5<br />

28 / II T-II<br />

II-1 a 2<br />

6 / III T-II<br />

II-3 a 4<br />

13 / III T-II<br />

II-5 a 6<br />

10 / IV T-III<br />

17 / IV T-IV<br />

IV-1 a 2<br />

24 / IV T-IV<br />

IV-3 a 4<br />

18 / V T-IV<br />

IV-4 a 6<br />

15 / V T-V-1 a 2<br />

22 / IV T-V-3 a 4<br />

Total: 12 Total Horas: 24 horas.


Resumen del Programa de Prácticas de Laboratorio.<br />

3 Demo y Prácticas de Diseño Eléctrico (12 Horas)<br />

1 Demo y Práctica de Diseño Físico ( 6 Horas)<br />

1 Sesión de Recuperación de Prácticas. ( 3 Horas)<br />

Fechas de las<br />

Sesiones:<br />

Contenido de las Sesiones<br />

Horas:<br />

Martes<br />

Jueves<br />

19 / II 21 / II Intro. y Diseño Eléctrico de un FF-D MS ( 1).<br />

6 h.<br />

26 / II 28 / II Diseño Eléctrico de un FF-D MS (y 2).<br />

4 / III 6 / III Id. de un Trigger Schmitt. 3 h.<br />

11 / III 13 / III Id. de un Circuito Dinámico. 3 h.<br />

8 / IV 10 / IV Intro. y Diseño Físico de un FF-D MS ( 1).<br />

15 / IV 17 / IV Diseño Físico de un FF-D MS (y 2).<br />

6 h<br />

22 / IV 24 / IV Recuperación de Prácticas. 3 h.<br />

Total: 7. 21 h.<br />

BIBLIOGRAFIA BÁSICA:<br />

- “Circuitos Integrados Digitales. Una Perspectiva de Diseño.” 2ª Edición.<br />

RABAEY, J. M., CHANDRAKASAN, A. y NIKOLIC, B.:<br />

Pearson/Prentice-Hall, 2004.<br />

ISBN 84-205-4103-6<br />

http://bwrc.eecs.berkeley.edu/IcBook/<br />

- Apuntes y Prácticas de la Asignatura (por Capítulos y Prácticas).<br />

LARREA TORRES, Miguel y HERRERO BOSCH, Vicente.<br />

Servicio de Reprografía ETSIT/<strong>UPV</strong>, 2004 y Documentación Privada de la Asignatura.<br />

- "Principles of CMOS VLSI Design. A Systems Perspective. 2 nd Edition"<br />

WESTE, N. y ESHRAGIAN, K.:<br />

Addison-Wesley, 1993.<br />

ISBN 0-201-53376-6


EVALUACIÓN:<br />

- Prácticas : Control de Asistencia.<br />

- Problema de Diseño : Proyecto A Medida. (100%)<br />

FILOSOFÍA DE LAS PRÁCTICAS Y DEL DISEÑO:<br />

Es el deseo de los profesores de la Asignatura establecer la formación con el<br />

dominio del Entorno Cadence dFII en el diseño de circuitos integrados a medida. Tanto<br />

los Grupos de Martes y Jueves emplearán ese CAD sobre Linux.<br />

Problemas de Diseño a Medida serán propuestos antes de finalizar la 3ª semana<br />

de Abril los Grupos de Prácticas de Laboratorio habrán de elegir de entre ellos. Cada<br />

Grupo realizará el asignado por su profesor de prácticas, de entre los que elija, en el<br />

Laboratorio única y exclusivamente. Los Trabajos deberán presentarse antes del 9 de<br />

Julio con la finalidad de cumplir con la fecha oficial de entrega de Actas.<br />

Excepcionalmente, Grupos de Laboratorio podrán solicitar optar por el uso de<br />

CAD sobre Windows de carácter público, siempre que permita completar el Diseño a<br />

Medida de los Problemas propuestos.<br />

Horario y Lugares de CµE:<br />

- Teoría : E4 (Aula 2.3.)<br />

- Prácticas : Laboratorio de µElectrónica (L 1-4).<br />

Lunes<br />

Martes<br />

Miércoles<br />

Jueves<br />

8:00-9:00<br />

9:00-10:00 F4A<br />

F4B<br />

10:00-11:00 F4A<br />

F4B<br />

11:15-12:15 F4A<br />

F4B<br />

12:15-13:15<br />

13:15-15:15<br />

15:15-16:15<br />

16:15-17-:15 F4<br />

17:15.-18:15 F4<br />

18:30-19:30<br />

19:30-20:30<br />

20:30-21:30<br />

Viernes<br />

Miguel Ángel Larrea Torres<br />

9 de Enero de 2008

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!