Techniques des µ-processeurs - Pierre Bettens
Techniques des µ-processeurs - Pierre Bettens
Techniques des µ-processeurs - Pierre Bettens
Create successful ePaper yourself
Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.
HEB<br />
ESI <strong>µ</strong> Machine simplifiée<br />
AX<br />
ALU<br />
Instruction JMP [60]<br />
+1 Point instr.<br />
1 3<br />
3<br />
Deco. Instr.<br />
2<br />
Porte ‘IP’ 1 s ’ouvre, l ’adresse 40 circule sur le bus d ’adresse, la RAM fournit la donnée à l ’adresse 40<br />
<strong>Techniques</strong> <strong>des</strong> <strong>µ</strong>-<strong>processeurs</strong> - 1ière - PBT / PMA<br />
MIC - <strong>µ</strong>-<strong>processeurs</strong> - PBT / PMA - Version 18 Oct 2001 29<br />
40 ...<br />
...<br />
20 ..<br />
Les portes 2 s ’ouvrent l ’instruction se retrouve dans le registre d ’instruction<br />
Dès la fermeture de la porte 1, le registre d ’instruction est incrémenté afin d ’être prêt à<br />
exécuter l ’instruction suivante.<br />
JMP [60] donc les portes 3 s ’ouvrent, l ’adresse 60 est placée dans le pointeur d ’instruction … END<br />
Remarque<br />
Les adresses mémoires sont, ici, écrites en base 10 … par facilité. Pour être tout à<br />
fait correct, je devrais 0003Ch écrire au lieu de 60 … ou mieux<br />
00000000000000111100.<br />
2