PROC - DESY
PROC - DESY
PROC - DESY
Sie wollen auch ein ePaper? Erhöhen Sie die Reichweite Ihrer Titel.
YUMPU macht aus Druck-PDFs automatisch weboptimierte ePaper, die Google liebt.
40<br />
Entwicklungen in der ASIC-Gruppe<br />
•Projektbeispiel: APFEL<br />
•Vorverstärker und Shaper<br />
•350-nm-CMOS<br />
•Für APDs mit Cdet = 300 pF<br />
•2 Kanäle<br />
•Dynamikbereich: 10000<br />
•Geringes Rauschen<br />
•Ratenfestigkeit > 350 kHz<br />
Karsten Koch, GSI Darmstadt, SEI-Tagung, 21.-23. März 2011<br />
… eine kleine Auswahl…<br />
•Projektbeispiel: GSI Event<br />
Driven TDC (GET4)<br />
•180-nm-CMOS<br />
•3,24 × 3,24 mm2<br />
•4 Kanäle<br />
•Zeitauflösung: < 25 ps<br />
•Burst-Rate: 320 MHz<br />
•Time over Threshold Messung<br />
•Serieller Datenausgang<br />
Entwicklungen in der Digital-Elektronik<br />
… eine kleine Auswahl…<br />
• Universelle programmierbare Logic Einheiten<br />
• Front-End Elektronik<br />
• Trigger und Synchronisation<br />
•…<br />
TRIXOR<br />
Trigger and synchronization module<br />
FEBEX2<br />
FPGA-TDC<br />
- 48 channel, 6 ps/channel (9 ps RMS between two channels) implemented in<br />
Virtex4LX40<br />
- no range limitation<br />
- permanent running calibration (temperature drifts *don't* hurt)<br />
- crosstalk below time resolution<br />
Karsten Koch, GSI Darmstadt, SEI-Tagung, 21.-23. März 2011<br />
VME Universal LOgic Modul<br />
VULOM5<br />
FEBEX2/8 is 8 channel pipeline ADC Front<br />
End Board with optical link EXtension.<br />
•Arbeitsgebiete:<br />
•Full Custom Analog und<br />
Digital-Design<br />
•HDL basiertes Digital-<br />
Design<br />
•Test und Charakterisierung<br />
Vortrag -> Mi, 8:30, H. Flemming: ASIC -<br />
Entwicklungen in GSI - Experimentelektronik<br />
MDC-Optical-AddOn<br />
- Data concentrator for 32 times<br />
250Mb/s Plastic-Optical-Fibres.<br />
- Concentrated data is sent via<br />
2Gb/s optical links or/and directly<br />
via GbE to a switch<br />
- 48V galvanically isolated power<br />
supply<br />
- no other connection!<br />
Vortrag -> Mo, 17:45, J.Frühauf: FPGA<br />
basierte Readout Elektronik