13.11.2012 Views

Mis primeros programas en assembler - Micros Designs

Mis primeros programas en assembler - Micros Designs

Mis primeros programas en assembler - Micros Designs

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

5. T0IE: Habilitación de interrupción por desbordami<strong>en</strong>to de Timer 0<br />

6. PEIE: Habilitación de interrupción de periféricos<br />

7. GIE: Habilitación g<strong>en</strong>eral de interrupciones<br />

PIR1: El registro PIR1 conti<strong>en</strong>e los bits de señalización individual de las interrupciones de periféricos<br />

0. TMR1IF: Indicador de interrupción por desbordami<strong>en</strong>to de Timer 1<br />

1. TMR2IF: Indicador de interrupción por desbordami<strong>en</strong>to de Timer 2<br />

2. CCP1IF: Indicador de interrupción del módulo de Captura/Comparación.<br />

a) Modo Comparador: Coincid<strong>en</strong>cia <strong>en</strong>tre TMR1 y CCP1<br />

b) Modo Captura: Ha ocurrido una captura de TMR1<br />

3. No Implem<strong>en</strong>tado.<br />

4. TXIF: Indicador de interrupción de fin de transmisión USART<br />

5. RCIF: Indicador de interrupción de llegada de datos USART<br />

6. CMIF: Indicador de interrupción por cambio de estado de alguna de las salidas de los comparadores.<br />

7. EEIF: Indicador de interrupción de fin de escritura eeprom interna.<br />

PIE1: Registro que posee los bits de habilitación individual para las interrupciones de periféricos. El bit PEIE<br />

del registro INTCON debe ser 1 para permitir la habilitación de cualquier interrupción de periférico.<br />

0. TMR1IE: Habilitación de interrupción por desbordami<strong>en</strong>to de Timer 1<br />

1. TMR2IE: Habilitación de interrupción por desbordami<strong>en</strong>to de Timer 2<br />

2. CCP1IE: Habilitación de interrupción del módulo de Captura/Comparación/PWM.<br />

3. No Implem<strong>en</strong>tado.<br />

4. TXIE: Habilitación de interrupción de fin de transmisión USART<br />

5. RCIE: Habilitación de interrupción de llegada de datos USART<br />

6. CMIE: Habilitación de interrupción por cambio de estado de alguna de las salidas de los comparadores.<br />

7. EEIE: Habilitación de interrupción de fin de escritura eeprom interna.<br />

Lógica de Interrupciones:<br />

Autor: Suky Mail: inf.pic.suky@live.com.ar Web: www.micros-designs.com.ar

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!