14.06.2014 Views

ELECTRONICA DIGITALA 2006/2007 1/4 ÎNTREBĂRILE PENTRU ...

ELECTRONICA DIGITALA 2006/2007 1/4 ÎNTREBĂRILE PENTRU ...

ELECTRONICA DIGITALA 2006/2007 1/4 ÎNTREBĂRILE PENTRU ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

<strong>ELECTRONICA</strong> <strong>DIGITALA</strong> <strong>2006</strong>/<strong>2007</strong><br />

15. Descrieţi şi analizaţi funcţionarea unui inversor CMOS, punând în evidenţă<br />

modificarea regimurilor de funcţionare a celor două tranzistoare (NMOS şi PMOS).<br />

16. Cum este implementată o poartă NOR3 (cu 3 intrări) şi respectiv o poartă NAND2<br />

(cu 2 intrări) în tehnologie CMOS? Ce înseamnă o poartă CMOS buferată (cu etaje de<br />

separare) şi de ce practic toate sunt realizate astfel?<br />

17. Prezentaţi comparativ caracteristicile statice de transfer pentru circuitele CMOS din<br />

seriile 4000/74C, 74HC(74AC) şi 74HCT(74ACT); pentru fiecare din aceste serii<br />

explicitaţi nivelele logice de intrare şi ieşire asociate.<br />

18. De ce şi cum (circuitul de protecţie) se realizează protecţia la descărcări electrostatice<br />

(ESD) pentru un circuit numeric CMOS? Ce se întâmplă dacă pe una din intrările unui<br />

astfel de circuit, alimentat de exemplu la Vcc=+5V, se aplică direct o tensiune<br />

negativă Vin = –1V (faţă de masa circuitului)? Dar dacă se aplică o tensiune pozitivă<br />

Vin=+6V? Justificaţi.<br />

19. Cum se evaluează puterea consumată (disipată) de o poartă CMOS ? Descrieţi şi<br />

justificaţi care ar fi efectul oricărei intrări neconectate (in gol, flotantă) la o poartă<br />

CMOS.<br />

20. Cum este realizat un inversor “generic” în tehnologie BiCMOS? Care ar fi avantajele<br />

şi dezavantajele acestei tehnologii?<br />

21. Descrieţi pe scurt problematica migraţiei familiilor de circuite numerice CMOS către<br />

tensiuni de alimentare mai scăzute (Low Voltage CMOS). Prezentaţi pe scurt două<br />

familii LVCMOS, una cu nivele de intrare compatibile CMOS şi una cu nivele de<br />

intrare compatibile TTL.<br />

22. Prezentaţi standardul EIA RS-232 (caracteristici, nivele logice); prezentaţi o<br />

conexiune cu translaţie de nivel de tip RS-232: TTL/RS232 -> RS-232/TTL (circuite,<br />

probleme specifice)<br />

23. Prezentaţi standardul EIA RS-422/485 (caracteristici, nivele logice); prezentaţi o<br />

conexiune cu translaţie de nivel de tip RS-485: TTL/RS485 -> RS-485/TTL (circuite,<br />

probleme specifice)<br />

24. Pentru un CBB de tip D cu comutare pe front ("edge triggered") descrescător,<br />

definiţi, explicaţi şi ilustraţi cu ajutorul unei singure diagrame temporale timpii de<br />

propagare (tp HL şi tp LH ) de la intrarea de date D la ieşirea directă (Q), timpul de<br />

setup (tsu) şi timpul de hold (th) ?<br />

25. Ce se înţelege prin metastabilitate şi care sunt consecinţele acesteia? Cum ar arăta un<br />

circuit de sincronizare care reduce probabilitatea apariţiei acestui fenomen?<br />

26. Prezentaţi un circuit de memorie RAM static (SRAM) având organizarea N cuvinte x<br />

8 biţi, cu intrări/ieşiri de date comune; prezentaţi ciclurile de citire (READ) şi de<br />

scriere (WRITE) posibile pentru acesta.<br />

3/4

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!