10.07.2015 Views

Architecture de base d'un processeur embarqué - Moodle

Architecture de base d'un processeur embarqué - Moodle

Architecture de base d'un processeur embarqué - Moodle

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

<strong>Architecture</strong> RISC (rappel)• Cycle d'horloge court• Petit nombre <strong>de</strong> cycles/instruction• Efficacité du pipeline d'instruction• Comparaisons avec CISC (Complex Instruction-Set Computer):– Pour diminuer les accès mémoires autrefois dispendieuses (<strong>de</strong> plus, on neconnaissait pas encore la mémoire cache).– Pour simplifier la construction <strong>de</strong>s compilateurs.– Instruction complexe en langage assembleur pour simplifier le mappingavec un langage <strong>de</strong> programmation <strong>de</strong> haut niveau.– Pipeline difficile à réaliser donc Ncpi > 1.– N.B. Le CISC est réapparu avec le <strong>processeur</strong> configurable (RISC + DSP+VLIW + CISC)2INF3610 Systèmes embarqués

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!