sT[JDtrR 3.I.2 ,/L Tape Deck Controller GR 20 EL ... - Revoxsammler
sT[JDtrR 3.I.2 ,/L Tape Deck Controller GR 20 EL ... - Revoxsammler
sT[JDtrR 3.I.2 ,/L Tape Deck Controller GR 20 EL ... - Revoxsammler
Erfolgreiche ePaper selbst erstellen
Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.
5T['DtrR A810 sEcTroN 3/51<br />
3.5.5<br />
BUS CONVERTER <strong>GR</strong> <strong>20</strong> <strong>EL</strong> 05<br />
l.8lO.75ri<br />
TTL//Clt'lOS-Bus-l,iandler (CHOS-Bus mit I Daten- und 4 Adressbitsl.<br />
Interface zum Audioteilr uebertraegt nur Daten vom f4ikroprozessor zum<br />
Audiotei l (nur '.l,JRITErr).<br />
Die von der MPU ausgesendeten Audioparameter werden ueber den TTL-<br />
Datenbusr den Bus-Handler und den CMOS-Bus in die Audioverstaerker eingesc<br />
hr i eben.<br />
- llit 8-fach D-F1ip-F'lop:<br />
Ein- und Ausgangspegel 0r 41 8 oder lO dBm<br />
Umschal tung I NP r SYNC r RE P<br />
Stummschal tung iIUTE<br />
Entzerrung 3180 us<br />
Loeschstrom<br />
Aufnahneeinstieg oder Aufnahmeausstieg<br />
- Mit 8-Bit Digital/Analog-|.1andler (256-stufiger Abschwaecher):<br />
I't i eder gabepege l<br />
Hiedergabefrequenzgang (Hoehenr Tiefen)<br />
H i eder gabeentz er r ung<br />
Aufnahmepegel<br />
Auf nahmef requenzgang (Hoehen )<br />
Aufnahmeentzerrung<br />
Vormagnet i s i erungsstrom<br />
Der Bus-[.landler besteht im v{esentl ichen aus einer Interface-Schaltung<br />
ICZ (PERIPHERAL INTERFACE ADAPTER = PIA) und den CHOS-Bustreibern IC4r<br />
5r8.<br />
MPU-Sendesiqnale zur PIA:<br />
- Datenbits: T-DATA-O ... T-DATA-7 (MPU-8us TTL).<br />
- T-ENB: 14PU-Taktfrequenz Ir2288 MHz.<br />
- T-RH: wenn READ,/HRITE = O istr koennen die von der l"lPU ausgesendeten<br />
Oöten durch die PIA auf den CI4OS-BuS uebertragen werden.<br />
- T-RESET: Henn dieses Signal = 0 istr werden alle Registerbits der<br />
PIA auf 0 gesetzt.<br />
- T-ACSTR (AUDIO CONTROLL€R STROBE) = 0 und T-ADR-Z = 0 aktivieren die<br />
PIA.<br />
- T-AOR-X und T-ADR-Y adressieren die internen Reg'.a".6s1 PIA.<br />
Ausgangssignale der PIA:<br />
- CA-DATA O ... CA-DATA ?: 8-3it CMOS-Datenbus<br />
- CA-ADR-Rr Sr Tr U: 4-Bit CIlOS-Adressbus<br />
- CA-CHSOlr O2r TC: Kanälwahl Kanal lr 2 und Time-Code-Kanal<br />
- CA-MONO: l''lono-Stereo-Schal ter (rt0rr = mono)<br />
Stand-by-5ignale (TTL) von: CHlr CH2r Time-Code (Aufnahme) und Mono-<br />
Stereo-Schalter werden ueber ICf {3-STATE HEX BUFFER) der PIA uebermittel<br />
t und vom Plikroprozessor empfangen.