10.03.2015 Aufrufe

PARS-Mitteilungen 2007 - Parallel-Algorithmen, -Rechnerstrukturen ...

PARS-Mitteilungen 2007 - Parallel-Algorithmen, -Rechnerstrukturen ...

PARS-Mitteilungen 2007 - Parallel-Algorithmen, -Rechnerstrukturen ...

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

sogar superlinearer Speedup gemessen [RoM89]. Eine zusammenfassende Darstellung des Projekts<br />

enthält der Abschlussbericht von K. Wirl, welcher u.a. die DIRMU-Hardware entwickelt und implementiert<br />

hat, an die Firma Siemens [Wir88].<br />

Das DIRMU-System war in Erlangen noch bis Anfang der 90er Jahre in Betrieb und wurde auch<br />

von anderen Gruppen (u. a. im Rahmen des BMBF-Projektes SUPRENUM – SUPeREchner für<br />

NUMerik) genutzt sowie in der Lehre eingesetzt. Die in DIRMU eingesetzten Fehlertoleranzkonzepte<br />

wurden in Paderborn mit dem Multitransputersystem DAMP [BaM91] sowie der Lübecker<br />

Störtebeker PC-Clusterflotte [ITI] weiterentwickelt.<br />

3. Ausblick<br />

Unterstützung von Fehlertoleranz ist bei heutigen <strong>Parallel</strong>rechnern Stand der Technik und in verschiedenen<br />

Varianten verfügbar. So existieren z. B. entsprechende Middleware-Pakete unter Linux,<br />

mit denen fehlertolerante Cluster konfiguriert werden können. Eine Herausforderung für die Zukunft<br />

ist die Weiterentwicklung dieser Verfahren für Multiprocessor-on-Chip Systeme, insbesondere<br />

Multicore-Architekturen. Ein wichtiger Trend dabei ist, die Fehlertoleranz durch Virtualisierung<br />

zu verbergen, d. h. ein virtuelles Multiprozessorsystem zu schaffen, das auch auf teilweise defekter<br />

Hardware zuverlässig und fehlerfrei läuft.<br />

Literatur<br />

[Avi75]<br />

[BaM91]<br />

[HäR80]<br />

[HHS76]<br />

Avizienis, A.: Architecture of Fault-Tolerant Computing Systems: Int. Symposium on Fault-<br />

Tolerant Computing FTCS-5, 3-16, IEEE Computer Society 1975<br />

Bauch, A.; Maehle, E.: Self-Diagnosis, Reconfiguration and Recovery in the Dynamical Reconfigurable<br />

Multiprocessor System DAMP. Proc. 5th Int. Conf. “Fault-Tolerant Computing Systems”.<br />

Informatik Fachberichte 283, 18-29, Springer-Verlag, Berlin 1991<br />

Händler, W.; Rohrer, H.: Gedanken zu einem Rechner-Baukasten-System. Elektronische Rechenanlagen<br />

22, 1, 3-13, 1980<br />

Händler, W.; Hofmann, F.; Schneider, H. J.: A General Purpose Array with a Broad Spectrum<br />

of Applications. In: Händler, W.: Computer Architecture, Informatik Fachberichte, 311-335,<br />

Springer-Verlag, Berlin Heidelberg New York 1976<br />

[HMW85a] Händler, W.; Maehle, E.; Wirl, K.: DIRMU Multiprocessor Configurations. Proc. 1985 Int.<br />

Conf. on <strong>Parallel</strong> Processing, 652-656, St. Charles, USA 1985<br />

[HMW85b] Händler, W.; Maehle, E.; Wirl, K.: The DIRMU Testbed for High-Performance Multiprocessor<br />

Configurations. Proc. First Int. Conf. on Supercomputer Systems, 468-475, St. Petersburg, USA<br />

1985<br />

[Höp89]<br />

[ITI]<br />

[JMW85]<br />

[LeB87]<br />

Höpfl, F.: Kombinatorische Suchverfahren und ihre <strong>Parallel</strong>isierung auf Multiprozessorsystemen.<br />

Dissertation, Arbeitsberichte des IMMD 22, 18, Universität Erlangen-Nürnberg 1989<br />

www.iti.uni-luebeck.de<br />

Jäpel, D.; Maehle, E.; Wirl, K.: Einsatz des DIRMU-Multiprozessorsystems in der Mustererkennung.<br />

7. DAGM-Symposium Mustererkennung, Informatik-Fachberichte 107, 185-190,<br />

Springer-Verlag, Berlin Heidelberg New York Tokyo 1985<br />

Lehmann, L.; Brehm, J.: Rollback Recovery in Multiprocessor Ring Configurations, 3rd Int.<br />

GI/NTG/GMA-Fachtagung ‘Fault-Tolerant Computing Systems’, Bremerhaven 1987, Informatik<br />

Fachberichte 147, 213-223, Springer-Verlag, Berlin Heidelberg 1987<br />

7

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!