17.11.2012 Aufrufe

steht die TNT als PDF zum Download - ISI-Design

steht die TNT als PDF zum Download - ISI-Design

steht die TNT als PDF zum Download - ISI-Design

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

Tools<br />

Altera ® stellt neues<br />

Logikanalysator-Tool vor<br />

Mit der neuen Quartus ® II<br />

Software in der Version 2.1<br />

wird auch eine neue Generation<br />

des Embedded Logikanalysators<br />

SignalTap ® II<br />

geliefert. Mit dem neuen<br />

Tool kann <strong>die</strong><br />

Verifizierungszeit deutlich<br />

reduziert werden. Der Embedded-Logikanalysator<br />

erfaßt und zeigt das Signalverhalten<br />

von komplexen<br />

SOPC-<strong>Design</strong>s in Echtzeit<br />

an. Damit können <strong>die</strong> Software-<br />

und Hardware-Interaktionen<br />

des <strong>Design</strong>s auf<br />

Systemebene untersucht<br />

werden.<br />

Integriert in <strong>die</strong> neue<br />

Entwicklungssoftware<br />

Quartus II Version 2.1 bietet<br />

der SignalTap II Embedded-<br />

Logikanalysator bis zu<br />

1024 unterstützte Kanäle,<br />

eine Abtasttiefe von 128 KBit<br />

und 10 Level für den Trigger-Ein-/Ausgang<br />

für jeden<br />

Analysator, mit<br />

entsprechend erhöhter Abtastgenauigkeit.<br />

„Die Bestimmung der genauen<br />

Ursache für ein Problem<br />

in einer komplexen<br />

digitalen Schaltung stellt<br />

eine Herausforderung dar“,<br />

sagte Tim Southgate, Vice<br />

President Marketing für<br />

Software und Tools bei Altera.<br />

„Mit dem SignalTap II<br />

Embedded-Logikanalysator<br />

gewinnen Entwickler<br />

nun detaillierten Einblick in<br />

ihr SOPC-<strong>Design</strong> und können<br />

so gleichzeitig den<br />

Verifizierungsaufwand<br />

deutlich reduzieren.“<br />

Weitere Informationen unter<br />

http://www.altera.com/<br />

literature/wp/wp_<br />

signaltap2.pdf<br />

Altera ® 's new SignalTap II logic<br />

analyzer streamlines system<br />

verification<br />

The new SignalTap ® II embedded<br />

logic analyzer is<br />

available exclusively in<br />

Altera's Quartus ® II version<br />

2.1 development software,<br />

a second-generation system<br />

level debug tool,<br />

Altera's SignalTap II captures<br />

and displays real-time signal<br />

behavior in system-ona-programmable-chip<br />

(SOPC) designs, enabling<br />

developers to observe<br />

hardware and software<br />

interactions at system-level<br />

speeds throughout the design<br />

cycle.<br />

Integrated into Altera's recently<br />

announced<br />

Quartus II version 2.1 design<br />

software, the Signal-<br />

Tap II embedded logic analyzer<br />

features support for<br />

up to 1,024 channels, a<br />

sample depth of up to 128K<br />

bits, and 10 levels of trigger<br />

input/output capabilities for<br />

each analyzer for increased<br />

sampling accuracy.<br />

"For complex digital<br />

systems, pinpointing the<br />

source of a problem at system<br />

speeds is a significant<br />

challenge, " said Tim<br />

Southgate, Vice President<br />

of software and tools marketing."With<br />

SignalTap II<br />

embedded logic analyzer,<br />

Altera is now providing designers<br />

with industry-leading<br />

visibility into their<br />

SOPC design in real-time,<br />

significantly reducing time<br />

spent on the verification<br />

process."<br />

More information can be<br />

accessed at http://www.altera.com/literature/wp/wp_<br />

signaltap2.pdf.<br />

Home<br />

Previous Next

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!