09.05.2013 Views

Tesis previa a la obtención del Título de Ingeniero en Electrónica y ...

Tesis previa a la obtención del Título de Ingeniero en Electrónica y ...

Tesis previa a la obtención del Título de Ingeniero en Electrónica y ...

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

El circuito <strong>de</strong> procesador lo diseñó LSl-Logic, EE.UU. y su estructura permite una<br />

alta integración conforme a <strong>la</strong> tecnología VLSI disponible sin necesidad <strong>de</strong><br />

modificaciones substanciales <strong>de</strong> software.<br />

3.2.4 EQUIPOS Y COMPONENTES DEL SISTEMA.-<br />

3.2.4.1 Arquitectura <strong><strong>de</strong>l</strong> Vi<strong>de</strong>o Teléfono<br />

En términos g<strong>en</strong>erales un Vi<strong>de</strong>o teléfono ti<strong>en</strong>e un procesador que actúa como un<br />

policía <strong>de</strong> tráfico <strong>en</strong> una intersección ocupada. En esta intersección, los datos<br />

tomados <strong>de</strong>s<strong>de</strong> el co<strong>de</strong>e <strong>de</strong> ví<strong>de</strong>o y el procesador <strong>de</strong> audio <strong>de</strong>b<strong>en</strong> ser empaquetados<br />

y <strong>en</strong>viados a través <strong><strong>de</strong>l</strong> mó<strong>de</strong>m para <strong>la</strong> transmisión. A<strong>de</strong>más, los datos <strong><strong>de</strong>l</strong> equipo <strong><strong>de</strong>l</strong><br />

terminal a distancia vi<strong>en</strong><strong>en</strong> a través <strong><strong>de</strong>l</strong> mó<strong>de</strong>m y <strong>de</strong>b<strong>en</strong> ser chequeados para verificar<br />

su integridad, luego <strong>de</strong>sempaquetados y separados <strong>en</strong> datos <strong>de</strong> ví<strong>de</strong>o y audio,<br />

posteriorm<strong>en</strong>te son <strong>en</strong>viados ai co<strong>de</strong>e <strong>de</strong> ví<strong>de</strong>o y al procesador <strong>de</strong> audio<br />

respectivam<strong>en</strong>te. En suma, mi<strong>en</strong>tras el tráfico <strong><strong>de</strong>l</strong> mó<strong>de</strong>m esta si<strong>en</strong>do contro<strong>la</strong>do, el<br />

usuario esta haci<strong>en</strong>do solicitu<strong>de</strong>s a través <strong>de</strong> <strong>la</strong>s tec<strong>la</strong>s presionadas que son<br />

s<strong>en</strong>sadas por el procesador POTS (servicio telefónico <strong>de</strong> configuración antigua), para<br />

posteriorm<strong>en</strong>te ir al procesador c<strong>en</strong>tral (host) para su ejecución.<br />

La figura 3.5 conti<strong>en</strong>e un diagrama <strong>de</strong> bloques simplificado <strong><strong>de</strong>l</strong> Vi<strong>de</strong>o teléfono 2500.<br />

A continuación se realiza una explicación <strong>de</strong> cada bloque.<br />

a) PROCESADOR PRINCIPAL: El procesador principal es un Motoro<strong>la</strong> MC68302 el cual<br />

ti<strong>en</strong>e un microprocesador Motoro<strong>la</strong> 68000 <strong>en</strong> calidad <strong>de</strong> unidad <strong>de</strong> proceso c<strong>en</strong>tral<br />

(CPU). En esta arquitectura con tecnología RISC (Conjunto reducido <strong>de</strong><br />

comunicaciones para el computador), los procesadores periféricos manejan el<br />

protocolo serial <strong>de</strong> comunicaciones, reduci<strong>en</strong>do <strong>la</strong> cargada <strong><strong>de</strong>l</strong> CPU.<br />

"75

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!