21.07.2013 Aufrufe

Schaltungsdesign mit VHDL

Schaltungsdesign mit VHDL

Schaltungsdesign mit VHDL

MEHR ANZEIGEN
WENIGER ANZEIGEN

Sie wollen auch ein ePaper? Erhöhen Sie die Reichweite Ihrer Titel.

YUMPU macht aus Druck-PDFs automatisch weboptimierte ePaper, die Google liebt.

2 Synthese<br />

Die folgenden beiden Architekturen (three und four) verwenden<br />

logische Gleichungen zur Beschreibung der Funktion. Sie haben den<br />

Nachteil, daß im Rahmen einer funktionalen Simulation beim Auftreten<br />

von Signalen wie 'X', 'Z' oder 'H' an einem Eingang das Verhalten<br />

des Gatters nicht korrekt modelliert ist, da in diesem Fall der<br />

Ausgang den Wert '1' annehmen würde. Infolgedessen ist es hier zu<br />

empfehlen, den vordefinierten NAND-Operator aus dem IEEE-Package<br />

(wie in Architektur one oder two) zu verwenden.<br />

ARCHITECTURE three OF nand2 IS<br />

BEGIN<br />

y(0)

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!