16.04.2014 Views

STM8S and STM8A microcontroller families

STM8S and STM8A microcontroller families

STM8S and STM8A microcontroller families

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

List of tables<br />

RM0016<br />

Table 49. I 2 C Interrupt requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 292<br />

Table 50. I2C_CCR values for SCL frequency table (fMASTER = 10 MHz or 16 MHz). . . . . . . . . . 305<br />

Table 51. I 2 C register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 306<br />

Table 52. UART configurations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 307<br />

Table 53. Noise detection from sampled data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 320<br />

Table 54. Baud rate programming <strong>and</strong> error calculation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 322<br />

Table 55. UART receiver tolerance when UART_DIV[3:0] is zero . . . . . . . . . . . . . . . . . . . . . . . . . . 322<br />

Table 56. UART receiver’s tolerance when UART_DIV[3:0] is different from zero. . . . . . . . . . . . . . 323<br />

Table 57. Frame format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 323<br />

Table 58. LIN mode selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 345<br />

Table 59. UART interface behavior in low power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 346<br />

Table 60. UART interrupt requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 346<br />

Table 61. UART1 register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 360<br />

Table 62. UART2 register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 360<br />

Table 63. UART3 register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 361<br />

Table 64. Example of filter numbering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 376<br />

Table 65. Transmit mailbox mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 378<br />

Table 66. Receive mailbox mapping. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 379<br />

Table 67. beCAN behavior in low power modes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 384<br />

Table 68. beCAN control <strong>and</strong> status page - register map <strong>and</strong> reset values . . . . . . . . . . . . . . . . . . . 409<br />

Table 69. beCAN mailbox pages - register map <strong>and</strong> reset values . . . . . . . . . . . . . . . . . . . . . . . . . . 409<br />

Table 70. beCAN filter configuration page - register map <strong>and</strong> reset values . . . . . . . . . . . . . . . . . . . 410<br />

Table 72. Low power modes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 420<br />

Table 73. ADC Interrupts in single <strong>and</strong> non-buffered continuous mode (ADC1 <strong>and</strong> ADC2). . . . . . . 420<br />

Table 74. ADC interrupts in buffered continuous mode (ADC1). . . . . . . . . . . . . . . . . . . . . . . . . . . . 421<br />

Table 75. ADC interrupts in scan mode (ADC1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 422<br />

Table 76. ADC1 register map <strong>and</strong> reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 437<br />

Table 77. ADC2 register map <strong>and</strong> reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 438<br />

Table 78. Document revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 439<br />

18/449 Doc ID 14587 Rev 8<br />

www.BDTIC.com/ST

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!