11.07.2015 Views

Spartan-3 ジェネレーション FPGA ユーザー ガイド (UG331) - Xilinx

Spartan-3 ジェネレーション FPGA ユーザー ガイド (UG331) - Xilinx

Spartan-3 ジェネレーション FPGA ユーザー ガイド (UG331) - Xilinx

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

R第 1 章 : 概 要• コ ピー 防 止 アルゴ リ ズムに 役 立 つ、 デバイ スで 重 複 不 可 の ID (Device DNA)♦ Device DNA 認 証 に よ る コ ピー 防 止• I/O 規 格 の 追 加♦ TMDS、 PPDS、 および 改 良 さ れた DDR メモリ サポー ト<strong>Spartan</strong>-3AN に 追 加 されている 機 能• 統 合 さ れた 強 力 な コ ン フ ィ ギ ュ レーシ ョ ン メモリ♦♦♦♦ボード スペースの 節 約使 いやすさ の 向 上デザ イ ンの 簡 略 化サポー ト 問 題 の 低 減• ユーザーが 使 用 可 能 な 大 容 量 の 不 揮 発 性 メ モ リ♦♦♦♦最 大 11Mb 以 上 可マルチブー ト のサポー トエンベデッ ド プロセシングおよびコード シャドウイングスクラッチ パッ ド メモリ• フラッシュ メモリをページ 当 たり 10 万 回 までプ ロ グ ラ ム/ 消 去 繰 り 返 し 可 能• フラッシュ メモリのデータを 20 年 保 持• セキ ュ リ テ ィ 機 能 に よ る ビ ッ ト ス ト リ ームの コ ピー 防 止♦♦埋 め 込 まれた コ ンフ ィ ギュ レーシ ョ ン インターフェイスによる Device DNA 認 証 機 能 の強 化フラッシュ メモリ セ ク タ 保 護 およびロ ッ ク ダ ウ ン<strong>Spartan</strong>-3A DSP に 追 加 されている 機 能• 低 コス ト DSP シ ス テムへの 最 適 化♦ 高 ロ ジ ッ ク 容 量 、 33K ~ 47K ルッ クアップ テーブル (LUT)♦ ブロック RAM のブロ ッ ク 数 を 85 ~ 126 個 に、 メ モ リ を 1.5 ~ 2.3Mb に 増 加• 高 性 能 な DSP48A ブロッ ク♦ Virtex ® -4 <strong>FPGA</strong> の DSP ブロッ ク アーキテ ク チ ャ に 基 づ く♦ 完 全 な 積 和 機 能♦ 統 合 さ れた 48 ビ ッ ト の 後 置 加 算 器♦ 非 対 称 FIR フ ィ ルタ 用 の 統 合 さ れた 18 ビ ッ ト の 前 置 加 算 器♦ 独 立 配 線♦ 250MHz 動 作• 改 良 さ れたブ ロ ッ ク RAM♦ 内 部 出 力 レ ジ ス タ♦ 250MHz 動 作34 japan.xilinx.com <strong>Spartan</strong>-3 ジェネレーション <strong>FPGA</strong> ユーザー ガイ ド<strong>UG331</strong> (v1.4) 2008 年 6 月 25 日

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!