- Page 1 and 2: Spartan-3 ジェネレーションF
- Page 3 and 4: 目 次このマニュアルにつ
- Page 8 and 9: R目 次メモリの 構 成 /ア
- Page 11 and 12: 目 次Rクロック イネーブ
- Page 13 and 14: 目 次RXORCY . . . . . . . . . . .
- Page 15 and 16: 目 次RESD 耐 性 . . . . . . . .
- Page 17: 目 次Rソースの 階 層 . . .
- Page 21 and 22: 目 次R第 21 章 : バウンダ
- Page 23 and 24: Rこのマニュアルについて
- Page 25 and 26: 表 記 規 則R表 記 規 則こ
- Page 27 and 28: Rセクション I : Spartan-3 ジ
- Page 29 and 30: R第 1 章概 要この 章 では
- Page 31 and 32: Spartan-3 ジ ェ ネレーシ ョ
- Page 33: Spartan-3 ジ ェ ネレーシ ョ
- Page 37 and 38: アーキテ ク チ ャの 概 要
- Page 39 and 40: I/O 機 能RI/O 機 能Spartan-3
- Page 41 and 42: I/O 機 能R表 1-11 : Spartan-3AN
- Page 43 and 44: パッケージ マークRパッケ
- Page 45 and 46: R第 2 章グローバル クロッ
- Page 47 and 48: グローバル クロック リソ
- Page 49 and 50: クロック 入 力RSpartan-3A/3AN
- Page 51 and 52: クロック 入 力R表 2-3 : Spar
- Page 53 and 54: クロック バッファ /マル
- Page 55 and 56: クロック バッファ /マル
- Page 57 and 58: BUFGMUX の 接 続R BUFGMUXCLK SI0
- Page 59 and 60: 区 画 ク ロ ッ ク 配 線RBUF
- Page 61 and 62: その 他 の 情 報R上 辺 /
- Page 63 and 64: R第 3 章デジタル クロック
- Page 65 and 66: DCM に 関 する ト ピ ッ ク
- Page 67 and 68: DCM の 位 置 と ク ロ ッ ク
- Page 69 and 70: DCM の 機 能 の 概 要R遅 延
- Page 71 and 72: DCM プリミティブRシンボル
- Page 73 and 74: DCM プリミティブR表 3-6 : DC
- Page 75 and 76: DCM プリミティブR表 3-6 : DC
- Page 77 and 78: DCM プリミティブR表 3-7 : DC
- Page 79 and 80: DCM プリミティブR表 3-7 : DC
- Page 81 and 82: DCM のクロッ ク 要 件R表 3-
- Page 83 and 84: DCM のクロッ ク 要 件RDCM
- Page 85 and 86:
DCM のクロッ ク 要 件R表 3-
- Page 87 and 88:
DCM のクロッ ク 要 件R表 3-
- Page 89 and 90:
LOCKED 出 力 の 動 作RLOCKED
- Page 91 and 92:
RST 入 力 の 動 作RSpartan-3A
- Page 93 and 94:
Clocking WizardRDCMSpartan-3FPGA[OK
- Page 95 and 96:
Clocking WizardRCLKDV DCM CLKFX CLK
- Page 97 and 98:
Clocking WizardRDCM FPGA DONE High
- Page 99 and 100:
Clocking WizardR表 3-21 : 使 用
- Page 101 and 102:
VHDL および Verilog のでイン
- Page 103 and 104:
クロック スキューの 除
- Page 105 and 106:
クロック スキューの 除
- Page 107 and 108:
クロック スキューの 除
- Page 109 and 110:
クロック スキューの 除
- Page 111 and 112:
クロック スキューの 除
- Page 113 and 114:
デューティ サイ クル 調
- Page 115 and 116:
位 相 シ フ トR表 3-24 : ク
- Page 117 and 118:
位 相 シ フ トR図 3-29 に、
- Page 119 and 120:
位 相 シ フ トR表 3-27 : DLL
- Page 121 and 122:
位 相 シ フ トR0°270°90°1CL
- Page 123 and 124:
位 相 シ フ トRその 他 の
- Page 125 and 126:
位 相 シ フ トRMAX_STEPSTimeDC
- Page 127 and 128:
位 相 シ フ トRCLKINPHASE_SHIF
- Page 129 and 130:
位 相 シ フ トR表 3-32 : 可
- Page 131 and 132:
ク ロ ッ クの 逓 倍 、 分
- Page 133 and 134:
ク ロ ッ クの 逓 倍 、 分
- Page 135 and 136:
ク ロ ッ クの 逓 倍 、 分
- Page 137 and 138:
ク ロ ッ クの 逓 倍 、 分
- Page 139 and 140:
ク ロ ッ クの 逓 倍 、 分
- Page 141 and 142:
ク ロ ッ クの 転 送 、 複
- Page 143 and 144:
クロック ジッタ ( 位 相
- Page 145 and 146:
クロック ジッタ ( 位 相
- Page 147 and 148:
クロック ジッタ ( 位 相
- Page 149 and 150:
クロック ジッタ ( 位 相
- Page 151 and 152:
その 他 のア ド バンス ト
- Page 153 and 154:
その 他 のア ド バンス ト
- Page 155 and 156:
R第 4 章ブロック RAM の 使
- Page 157 and 158:
はじめにRWEAENASSRACLKAADDRA[r
- Page 159 and 160:
ブロック RAM の 位 置 と
- Page 161 and 162:
データ フローRデータ フ
- Page 163 and 164:
信 号Rパ リ テ ィ 入 力 お
- Page 165 and 166:
信 号Rアドレス 入 力デュ
- Page 167 and 168:
信 号R表 4-6 : RAMB16BWE/R の
- Page 169 and 170:
属 性R未 使 用 の 入 力未
- Page 171 and 172:
属 性RCORE Generator - メモリ
- Page 173 and 174:
属 性RVHDL/Verilog インスタ
- Page 175 and 176:
属 性RVHDL/Verilog インスタ
- Page 177 and 178:
属 性RREAD_FIRST ( 書 き 込
- Page 179 and 180:
属 性RVHDL/Verilog インスタ
- Page 181 and 182:
ブロック RAM の 動 作R表 4-
- Page 183 and 184:
デュアル ポー ト RAM での
- Page 185 and 186:
デュアル ポー ト RAM での
- Page 187 and 188:
ブロック RAM のアプ リケ
- Page 189 and 190:
ブロック RAM のアプ リケ
- Page 191 and 192:
ブロック RAM のアプ リケ
- Page 193 and 194:
ブロック RAM のアプ リケ
- Page 195 and 196:
ブロック RAM のアプ リケ
- Page 197 and 198:
ブロック RAM のアプ リケ
- Page 199 and 200:
ブロック RAM のアプ リケ
- Page 201 and 202:
付 録 A : VHDL インスタンシ
- Page 203 and 204:
付 録 B : Verilog インスタン
- Page 205 and 206:
R第 5 章CLB (コンフィ ギャ
- Page 207 and 208:
スライスRスライス図 5-3
- Page 209 and 210:
ス ラ イ スの 概 要RSLICEM(
- Page 211 and 212:
ス ラ イ スの 詳 細R表 5-2
- Page 213 and 214:
ルックアップ テーブル (LU
- Page 215 and 216:
分 散 RAMR表 5-4 : 同 期 リ
- Page 217 and 218:
R第 6 章分 散 RAM としての
- Page 219 and 220:
特 徴RWCLKDATA_INdADDRESSaaWRITE_
- Page 221 and 222:
ほかのザイ リ ン ク ス FPG
- Page 223 and 224:
ライブラリ プリミティブR
- Page 225 and 226:
属 性Rグローバル ライト
- Page 227 and 228:
属 性RSLICEMDA[3:0]WE16x1LUTRAM(/
- Page 229 and 230:
分 散 RAM のデザイ ン 入
- Page 231 and 232:
分 散 RAM のデザイ ン 入
- Page 233 and 234:
R第 7 章ルックアップ テー
- Page 235 and 236:
シフ ト レジスタのアーキ
- Page 237 and 238:
シフ ト レジスタのアーキ
- Page 239 and 240:
ライブラリ プリミティブR
- Page 241 and 242:
ライブラリ プリミティブR
- Page 243 and 244:
ライブラリ プリミティブR
- Page 245 and 246:
シフ ト レジスタ サブモ
- Page 247 and 248:
シフ ト レジスタ サブモ
- Page 249 and 250:
シフ ト レジスタ サブモ
- Page 251 and 252:
応 用R応 用遅 延 ラ イ ン
- Page 253 and 254:
応 用RLFSR 1Gold Code OutLFSR 2x4
- Page 255 and 256:
関 連 資 料 および リ フ
- Page 257 and 258:
R第 8 章専 用 マルチプ レ
- Page 259 and 260:
CLB マルチプレクサのリ ソ
- Page 261 and 262:
CLB マルチプレクサのリ ソ
- Page 263 and 264:
インプリメンテーション
- Page 265 and 266:
インプリメンテーション
- Page 267 and 268:
インプリメンテーション
- Page 269 and 270:
その 他 のマルチプ レ ク
- Page 271 and 272:
マルチプ レ クサを 使 用
- Page 273 and 274:
マルチプ レ クサを 使 用
- Page 275 and 276:
マルチプ レ クサを 使 用
- Page 277 and 278:
マルチプ レ クサを 使 用
- Page 279 and 280:
マルチプ レ クサを 使 用
- Page 281 and 282:
R第 9 章キャ リ ー ロ ジッ
- Page 283 and 284:
ルックアヘッ ド キャリー
- Page 285 and 286:
リ ソースの 詳 細RCOUTYBG4G3
- Page 287 and 288:
リ ソースの 詳 細RCOUTto S0
- Page 289 and 290:
乗 算 リ ソースR乗 算 リ
- Page 291 and 292:
コンポーネント 名 とピン
- Page 293 and 294:
パフォーマンスRCLBLUTLUTLUTF
- Page 295 and 296:
パフォーマンスRCOUTYBG4G3G2G
- Page 297 and 298:
仕 様R仕 様表 9-7 に 示 す
- Page 299 and 300:
キャリー ロジ ッ ク およ
- Page 301 and 302:
キャリー ロジ ッ ク およ
- Page 303 and 304:
キャリー ロジ ッ ク およ
- Page 305 and 306:
キャ リ ーおよび 合 成 制
- Page 307 and 308:
キャ リ ーおよび 合 成 制
- Page 309 and 310:
応 用R応 用キャ リー ロ
- Page 311 and 312:
応 用RコンパレータMUXCY の
- Page 313 and 314:
応 用Rこ れ ら の 多 入 力
- Page 315 and 316:
応 用RA3A2A1A0++++COUTP4P3P2P1B1B
- Page 317 and 318:
応 用R8 X 12 の 乗 加 算 器
- Page 319 and 320:
R第 10 章I/O リ ソースの 使
- Page 321 and 322:
IOB 概 要RTT1DQTFF1CETCECKSRREVDD
- Page 323 and 324:
Spartan-3 ジェネレーション
- Page 325 and 326:
デザイ ン 入 力R表 10-3 : Sp
- Page 327 and 328:
デザイ ン 入 力RIBUFDS差 動
- Page 329 and 330:
アーキテ ク チ ャの 詳 細
- Page 331 and 332:
アーキテ ク チ ャの 詳 細
- Page 333 and 334:
アーキテ ク チ ャの 詳 細
- Page 335 and 336:
アーキテ ク チ ャの 詳 細
- Page 337 and 338:
アーキテ ク チ ャの 詳 細
- Page 339 and 340:
アーキテ ク チ ャの 詳 細
- Page 341 and 342:
SelectIO 信 号 規 格R表 10-8 :
- Page 343 and 344:
SelectIO 信 号 規 格RLVDS - 低
- Page 345 and 346:
SelectIO 信 号 規 格R表 10-10
- Page 347 and 348:
SelectIO 信 号 規 格R以 前
- Page 349 and 350:
SelectIO 信 号 規 格RLVCMOS/LVT
- Page 351 and 352:
SelectIO 信 号 規 格Rクワッ
- Page 353 and 354:
SelectIO 信 号 規 格RZ=50V TTV
- Page 355 and 356:
SelectIO 信 号 規 格R差 動 I/
- Page 357 and 358:
SelectIO 信 号 規 格RBLVDS 出
- Page 359 and 360:
IOB の 電 源 電 圧RBank 0Bank
- Page 361 and 362:
IOB の 電 源 電 圧R表 10-19 :
- Page 363 and 364:
IOB の 電 源 電 圧R表 10-20 :
- Page 365 and 366:
IOB の 電 源 電 圧R3. バン
- Page 367 and 368:
IOB の 電 源 電 圧R電 源 投
- Page 369 and 370:
R第 11 章エンベデ ッ ド 乗
- Page 371 and 372:
2 の 補 数 の 符 号 付 き
- Page 373 and 374:
2 の 補 数 の 符 号 付 き
- Page 375 and 376:
乗 算 器 の 拡 張RBCIN およ
- Page 377 and 378:
1 つのプ リ ミ テ ィ ブに
- Page 379 and 380:
デザイ ン 入 力R次 は、 PR
- Page 381 and 382:
CORE Generator の 使 用RAA_SIGNE
- Page 383 and 384:
Spartan-3 FPGA のライブラリ
- Page 385 and 386:
乗 算 器 以 外 の 利 用 方
- Page 387 and 388:
関 連 資 料 および リ フ
- Page 389 and 390:
R第 12 章イ ン タ ーコ ネ
- Page 391 and 392:
スイッチ マトリックスR次
- Page 393 and 394:
グローバル 制 御 信 号Rグ
- Page 395 and 396:
Rセクション II : デザイ ン
- Page 397 and 398:
R第 13 章ISE デザイ ン ツー
- Page 399 and 400:
デザイ ン フローRデザイ
- Page 401 and 402:
デザイ ン フローRHDL に よ
- Page 403 and 404:
デザイ ン フローRマップ2.
- Page 405 and 406:
デザイ ン フローR• スタ
- Page 407 and 408:
ISE 開 発 環 境Rスタティッ
- Page 409 and 410:
ISE 開 発 環 境R• 合 成•
- Page 411 and 412:
ISE 開 発 環 境RStateCAD ステ
- Page 413 and 414:
ISE 開 発 環 境Rイ ンプ リ
- Page 415 and 416:
ISE 開 発 環 境RPlanAheadPlanAh
- Page 417 and 418:
関 連 資 料 および リ フ
- Page 419 and 420:
R第 14 章IP コ アの 使 用概
- Page 421 and 422:
Spartan-3 ジェネレーション
- Page 423 and 424:
Spartan-3 ジェネレーション
- Page 425 and 426:
Spartan-3 ジェネレーション
- Page 427 and 428:
Spartan-3 ジェネレーション
- Page 429 and 430:
Spartan-3 ジェネレーション
- Page 431 and 432:
Spartan-3 ジェネレーション
- Page 433 and 434:
Spartan-3 ジェネレーション
- Page 435 and 436:
Spartan-3 ジェネレーション
- Page 437 and 438:
Spartan-3 ジェネレーション
- Page 439 and 440:
Spartan-3 ジェネレーション
- Page 441 and 442:
R第 15 章エンベデッ ド プ
- Page 443 and 444:
概 要R表 15-1 : Spartan-3 ジェ
- Page 445 and 446:
PicoBlaze アプ リ ケーシ ョ
- Page 447 and 448:
関 連 資 料 および リ フ
- Page 449 and 450:
Rセクション III : PCB 設 計
- Page 451 and 452:
R第 16 章パッケージおよび
- Page 453 and 454:
ピン タイプRピン タイプSp
- Page 455 and 456:
ピン タイプRy : 正 の 信
- Page 457 and 458:
ピン タイプRPartGenExcel で
- Page 459 and 460:
PACE (Pinout and Area Constraints E
- Page 461 and 462:
パッケージR鉛 フリー パ
- Page 463 and 464:
R第 17 章パッケージ 図 面
- Page 465 and 466:
VQ100/VQG100 Very Thin QFP パッ
- Page 467 and 468:
TQ144/TQG144 Thin QFP パッケー
- Page 469 and 470:
FT256/FTG256 Fine-Pitch Thin BGA
- Page 471 and 472:
FG400/FGG400 Fine-Pitch BGA パッ
- Page 473 and 474:
FG484/FGG484 Fine-Pitch BGA パッ
- Page 475 and 476:
FG676/FGG676 Fine-Pitch BGA パッ
- Page 477 and 478:
FG1156/FGG1156 Fine-Pitch BGA パ
- Page 479 and 480:
R第 18 章Spartan-3 ジェ ネレ
- Page 481 and 482:
電 力 概 算RSpartan-3A/3AN/3A D
- Page 483 and 484:
ホッ ト スワップRV CCINT が
- Page 485 and 486:
節 電RSpartan-3 Generation FPGACl
- Page 487 and 488:
ボー ド デザイ ン と シグ
- Page 489 and 490:
R第 19 章パワー マネージ
- Page 491 and 492:
Spartan-3A/3AN/3A DSP の 一 時
- Page 493 and 494:
Spartan-3A/3AN/3A DSP の 一 時
- Page 495 and 496:
Spartan-3A/3AN/3A DSP の 一 時
- Page 497 and 498:
Spartan-3A/3AN/3A DSP の 一 時
- Page 499 and 500:
Spartan-3A/3AN/3A DSP の 一 時
- Page 501 and 502:
Spartan-3A/3AN/3A DSP の 一 時
- Page 503 and 504:
Spartan-3A/3AN/3A DSP の 一 時
- Page 505 and 506:
Spartan-3A/3AN/3A DSP の 一 時
- Page 507 and 508:
Hibernate モードRHibernate モ
- Page 509 and 510:
Hibernate モードR3. 外 部 ス
- Page 511 and 512:
R第 20 章IBIS モデルの 使
- Page 513 and 514:
ザイ リンクスの IBIS サポ
- Page 515 and 516:
R第 21 章バウンダ リ スキ
- Page 517 and 518:
バウンダ リ スキャ ンの
- Page 519 and 520:
BSDL ファイルR4. パッケー
- Page 521 and 522:
ソフトウェア サポー トRBS
- Page 523 and 524:
関 連 資 料 および リ フ