13.07.2015 Views

KOMPRESI CITRA JPEG BERBASIS FPGA XILINX SPARTAN-3E ...

KOMPRESI CITRA JPEG BERBASIS FPGA XILINX SPARTAN-3E ...

KOMPRESI CITRA JPEG BERBASIS FPGA XILINX SPARTAN-3E ...

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

89clocken OR rdyclkcounterenablecnt_out20 bitBinerTo8-nibbleBCDdigit-7digit-6digit-5digit-4digit-3digit-2LCDcontrollerData(4 bit)control(2 bit)LCDdigit-1digit-0masingmasing4 bitGambar 4.16. Rangkaian penghitung siklus clock untuk pengolahan satu frameTabel 4.13. Jumlah siklus clock yang dibutuhkan untuk pengolahan frame padabeberapa sampelNama citra ukuran Jumlah clock per framesatu.bmpdua.bmptiga.bmpempat.bmpsatu.bmpdua.bmptiga.bmpempat.bmp240x320240x320240x320240x320480x640480x640480x640480x64069.48969.37769.55069.650277.389277.245277.490277.510Berdasarkan Tabel 4.13, didapatkan rerata jumlah clock untuk citra240x320 yaitu 69.516,5 siklus clock. Rerata jumlah clock untuk citra 480x640adalah 277.408,5. Jika digunakan clock dengan periode minimal sesuai denganTabel 4.11, yaitu 38,874 ns, waktu pengolahan frame dapat dihitung dengan caramengalikan jumlah clock dengan 38,874 ns. Rerata waktu pengolahan untuk89

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!