13.07.2015 Views

Bez tytu³u-4 - Serwis Elektroniki

Bez tytu³u-4 - Serwis Elektroniki

Bez tytu³u-4 - Serwis Elektroniki

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Odbiornik SAT Amstrad SRX300Sygna³ wyjœciowy baseband z emitera wtórnika Q702 jestza poœrednictwem separatora z tranzystorem Q711 doprowadzonyjako sygna³ MAC BASEBAND OUT do wyprowadzenia4 gniazda INTERFACE.3. Tor sygna³u audioWyjœciowy sygna³ baseband z emitera tranzystora Q702doprowadzony jest do stopnia mieszacza zbudowanego na tranzystorze2 bramkowym MOSFET (Q805), za poœrednictwemfiltru z³o¿onego z: R814, L803, L804, L806, C811, C809 iC816. Do drugiej bramki tranzystora mieszacza doprowadzonyjest sygna³ wyjœciowy z emitera tranzystora Q802 separuj¹cegosygna³ oscylatora, przestrajanego napiêciem pochodz¹cymz uk³adu syntezy czêstotliwoœci systemu strojenia fonii,zrealizowanego na uk³adzie IC802 (NJ88C33).Tranzystor Q801 pracuje w uk³adzie generatora przestrajanegonapiêciem. Jego obwód rezonansowy z³o¿ony jest z diodypojemnoœciowej D801, indukcyjnoœci L802 i pojemnoœciC838, C839. Obwód ten jest przestrajany napiêciem pochodz¹cymz n.12 uk³adu IC801. Uk³ad IC801 pracuje z czêstotliwoœci¹zegara równ¹ 2MHz (n.2 IC801), sygna³ o tej czêstotliwoœcidoprowadzony jest za poœrednictwem wtórnika z tranzystoremQ812 z oscylatora kwarcowego mikroprocesora. Sterowanieuk³adu syntezy IC801 odbywa siê za pomoc¹ sygna-³ów danych (DATA, n.4 IC801) i zegara (SCL, n.5 IC801) pochodz¹cychz mikroprocesora.Na specjaln¹ uwagê zas³uguje znakomity uk³ad NJ88C33firmy Mitel. Uk³ad ten stanowi scalon¹ strukturê syntezera czêstotliwoœciPLL akceptuj¹cego na wejœciu FI sygna³y o czêstotliwoœcido 150MHz, natomiast na wejœciu odniesienia RI -do 50MHz. Na rysunku 1 przedstawiono schemat blokowyuk³adu NJ88C33. Liczniki R, A i N steruj¹ cyfrowym komparatoremfazy z prze³¹czanymi wyjœciowymi Ÿród³ami pr¹dowymi.Wyjœcia te s¹ typu 3-stanowego oraz sample and hold.Napiêcie wyjœciowe detektora fazy PD zmienia siê w granicach0÷4V. Wyjœcie detekcji zamkniêcia pêtli (LD) oraz wyjœcieFVN licznika N s¹ przeznaczone do testowania stanu pêtli(normalnie nie s¹ wykorzystane).Wyjœcie PORT umo¿liwia realizacjê zewnêtrznych funkcji.Mo¿liwe jest sterowanie modulo uk³adu przy pomocy liniiS/D w celu programowego wyboru za poœrednictwem magistraliI 2 C lub wyboru wspó³czynnika podzia³u preskalera (np.64/65 lub 128/129 dla uk³adów preskalera SP8704 / SP8705firmy Mitel). Wyjœcie sterowania modulo (MOD) umo¿liwiasterowanie podwójnym wspó³czynnikiem podzia³u preskalerazewnêtrznego.Praca uk³adu NJ88C33 kontrolowana jest przy pomocy magistraliI 2 C, do której mog¹ byæ przy³¹czone sygna³y w standardzieTTL/HCMOS, kompatybilnym dla wiêkszoœci mikroprocesorów.Stosunkowo du¿a dopuszczalna pojemnoœæ obci¹¿enia(do 400pF, jako maksymalna dla standardu I 2 C) oraz zastosowanieprzerzutników Schmitt’a, zapewnia transfer danych bezzjawiska dr¿enia (jitter). Ta w³aœciwoœæ oraz niski poziom emisjizak³óceñ (EMI) pozwalaj¹ na uzyskanie bardzo stabilnegosystemu strojenia PLL dla wysokiej jakoœci toru audio. W tabeli2 przedstawiono opis funkcji wyprowadzeñ uk³adu NJ88C33.Sygna³ wyjœciowy mieszacza (dren tranzystora Q805) jestprzy³¹czony do dwóch torów audio: pierwszy z nich to tor szerokopasmowy,monofoniczny zrealizowany na uk³adzieS/DSCLSDA3452I CINTERFACE7-BIT SR12-BIT SR16-BIT SR8-BIT SRSTATUS LATCH 8-BIT6PORT7-BIT LATCH12-BIT LATCH16-BIT LATCH10FVNF1GND2R1892A COUNTER 7-BITN COUNTER 12-BITR COUNTER 16-BITDIGITAL PHASECOMPARATOR1214PDLDVdd1CONTROL7MODGND111DIVIDE BY2/4VOLTAGEDOUBLER13CRys.1. Schemat blokowy uk³adu NJ88C33.SERWIS ELEKTRONIKI 1/2002 45

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!