13.07.2015 Views

Bez tytu³u-4 - Serwis Elektroniki

Bez tytu³u-4 - Serwis Elektroniki

Bez tytu³u-4 - Serwis Elektroniki

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Karta DVB-PC SkyStar-1 firmy TechnoTrendTabela 1. Opis wyprowadzeñ uk³adu TMS320AV7110 c.d.NazwawyprowadzeniaLiczbaliniiI/OOpis funkcjiSCSEL 1 OWybór sygna³u Smart Card. Stan niski – wybrany Smart Card 1, Stan wysoki – wybrany SmartCard 2SCVccDetect 1 I Detekcja sygna³u wejœciowego Vcc Smart Card (w trybie NDC)Procesor komunikacyjnyIRIN 1 I Wejœcie czujnika IRIROUT 1 O Wyjœcie czujnika IRUART_DI1 1 I Wejœcie danych, port 1 UARTUART_DO1 1 O Wyjœcie danych, port 1 UARTUART_RTS1 1 O RTS, port 1 UARTUART_CST1 1 I CST, port 1 CSTUART_CK16 1 O Wejœcie zegara UART, port 1 UARTUART_DI2 1 I Wejœcie danych, port 2 UARTUART_DO2 1 O Wyjœcie danych, port 2 UARTUART_RTS2 1 O RTS, port 2 UARTUART_CTS2 1 I CTS, port 2 UARTUART_DI3 1 I Wejœcie danych, port 3 UARTUART_DO3 1 O Wyjœcie danych, port 3 UARTIICS_SDA 1 I/O Dane szeregowego interfejsu I 2 C (otwarty dren)IICS-SCL 1 I/O Zegar szeregowego interfejsu I 2 C (otwarty dren)Interfejs SDRAMSDATA[15:0] 16 I/O Szyna danych pamiêci SDRAMSADDR[11:0] 12 O Szyna adresowa pamiêci SDRAMSRAS 1 O Strobowanie adresowania rzêdowego pamiêci SDRAMSCAS 1 O Strobowanie adresowania kolumnowego pamiêci SDRAMSWE 1 O Zezwolenie zapisu pamiêci SDRAMSDOMU 1 O Zezwolenie maskowania danych, górny bajtSDOML 1 O Zezwolenie maskowania danych, dolny bajtSCLK 1 O Zegar pamiêci SDRAMSCKE 1 O Zezwolenie zegara pamiêci SDRAMSCS1 1 O Chip select 1 dla pamiêci SDRAMSCS2 1 O Chip select 2 dla pamiêci SDRAMInterfejs audioPCMDATA 1 O Wyjœcie danych audio PCMLRCLK 1 O Zegar kana³ów prawy/lewy dla wyjœcia danych audio PCMPCMCLK 1 I/O Zegar PCMASCLK 1 O Zegar szeregowych danych audioSPDIF 1 O Wyjœcie audio SPDIFAPLL_LOCK 1 O Pozostaje aktywne podczas ustabilizowania siê pêtli wewnêtrznej PLL systemu audioObwód VCXOCLK27 1 I Wejœcie zegara 27MHz dla zewnêtrznego obwodu VCXOVCXO_CTRL 1 O Wyjœcie impulsów cyfrowych dla sterowania zewnêtrznego obwodu VCXOCLK_SEL 1 IWybór zegara: stan niski – zegar wejœciowy 27MHzStan wysoki – zegar wejœciowy 81MHzInterfejs cyfrowego sygna³u wideoYCOUT[7:0] 8 O Wyjœcie cyfrowego sygna³u wideo w formacie 4:2:2, multipleksowane z EXDATA[7:0]YCCLK 1 O Zegar wyjœciowego cyfrowego sygna³u wideo, multipleksowane z EXDATA[8]YCCTRL[1:0] 2 OSygna³y sterowania wyjœciem cyfrowego sygna³u wideo, multipleksowane z EXDATA[11] iEXDATA[10]TEXTEN 1 O Sygna³ okna teletekstu, miksowane z EXDATA[9]Interfejs enkodera NTSC/PALVSYNC 1 I/O Sygna³ synchronizacji pionowejHSYNC 1 I/O Sygna³ synchronizacji poziomejOSD_ACTIVE 1 O Aktywne (w stanie wysokim), gdy obecne s¹ dane OSD na wyjœciu sygna³u wideoRC_OUT 1 O Wyjœcie sygna³u wideo czerwonego lub CBIAS_RC 1 I Terminal polaryzacji przetwornika D/A czerwonego lub CGY_OUT 1 O Wyjœcie sygna³u wideo zielonego lub YBIAS_GY 1 I Terminal polaryzacji dla zielonego lub Y D/AB-OUT 1 O Wyjœcie sygna³u wideo niebieskiegoBIAS_B 1 I Terminal polaryzacji niebieskiego D/AY/COMP_OUT 1 O Sygna³ composite lub wyjœcie sygna³u wideo YSERWIS ELEKTRONIKI 10/2002 45

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!