29.05.2014 Views

Catálogo - Pós-Graduação - ITA

Catálogo - Pós-Graduação - ITA

Catálogo - Pós-Graduação - ITA

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

de Fourier e FFT. Processamento de sinais digitais multi-taxas. Efeitos do<br />

comprimento finito de registradores no processamento digital de sinais. Projeto<br />

de um sistema de processamento de sinais, com filtros ativos e filtros digitais.<br />

Bibliografia: DARYANANI, G., Principles of active networks synthesis and<br />

design. New York: John Wiley & Sons, 1976; SCHAUMANN, R.;<br />

VALKENBURG, M. E., Design of analog filters. Oxford: University Press, 2001;<br />

DE FATTA, D. J.; LUCAS, J. G.; HODGKISS, W. S., Digital signal processing: A<br />

system design approach. New York: John Wiley & Sons, 1988.<br />

EA-277/2007 - Linguagem VHDL: Descrição e Síntese de Circuitos Digitais<br />

Requisito recomendado: ELE-20, ou conhecimento equivalente. Requisito<br />

exigido: Não há. Horas semanais: 3-1-4. Histórico da linguagem. Síntese de<br />

circuitos: ferramentas e etapas envolvidas. Declarações concorrentes e<br />

seqüenciais básicas. Atraso interno, sinais, variáveis e atributos. Estratégias<br />

para síntese de circuitos síncronos. Componentes e declarações afins.<br />

Subprogramas: procedimentos e funções. Bibliotecas e pacotes. Padrões<br />

IEEE-1164 e IEEE-1076.3. Definição de tipos. Descrições para teste, e<br />

operações com arquivos. Práticas com programação de dispositivos lógicos<br />

programáveis. Bibliografia: D’AMORE, R., VHDL Descrição e síntese de<br />

circuitos digitais. LTC, 2005; NAYLOR, D.; JONES, D., VHDL: a logic synthesis<br />

spproach, Chapman & Hall, 1997; BHASKER, J., A VHDL Primer, Prentice Hall<br />

1995.<br />

EA-278/2007 - PROCESSADORES EMBARCADOS DE ALTO<br />

DESEMPENHO.<br />

Requisito recomendado: EA-266. Requisito exigido: não há. Horas semanais:<br />

3-1-4. Técnicas de aceleração de alto desempenho para processadores<br />

embarcados. Paralelismo em nível de instrução. Escalonamento dinâmico.<br />

Especulação baseada em hardware. Entrega de instruções de alto<br />

desempenho. Previsão de desvio estático. Emissão múltipla estática: a<br />

abordagem VLIW. Paralelismo em nível de thread. Arquitetura de<br />

processadores embarcados de alto desempenho, exemplos e aplicações.<br />

Bibliografia: HENNESSY, J. L.; PATTERSON, D. A., Computer architecture: A<br />

quantitative approach. 3. ed. Amsterdam: Morgan Kaufmann, 2003; JOHNSON,<br />

M., Superscalar microprocessor design. Englewood Cliffs, N.J. Prentice-Hall,<br />

1990; ANALOG DEVICES. ADSP – BF533 Blackfin processor hardware<br />

reference. Norwood, MA: Analog Devices Inc., 2003.<br />

EA-279/2007 – Arquitetura de Computadores II<br />

Requisito recomendado: EA-266. Requisito exigido: não há. Horas semanais:<br />

3-1-6. Paralelismo em nível de instrução e sua exploração dinâmica.<br />

Escalonamento dinâmico. Emissão múltipla. Paralelismo em nível de thread.<br />

Paralelismo em nível de instrução com abordagens de software. Emissão<br />

múltipla estática e arquitetura VLIW. Mecanismos de especulação de hardware<br />

e software. Multiprocessadores e paralelismo em nível de thread.<br />

Multiprocessadores de memória compartilhada simétrica e seu desempenho.<br />

131

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!