13.09.2018 Views

Principios de electrónica, 7ma Edición - Albero Malvino

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

816 Capítulo 22<br />

RC(A VOL 1) (22.14)<br />

Para que el integrador funcione apropiadamente, la constante <strong>de</strong> tiempo en lazo cerrado tiene que ser mucho más<br />

gran<strong>de</strong> que la anchura <strong>de</strong>l impulso <strong>de</strong> entrada (al menos 10 veces más gran<strong>de</strong>). Expresado como fórmula:<br />

10T (22.15)<br />

En el integrador típico realizado con amplificador operacional, la constante <strong>de</strong> tiempo en lazo cerrado es extremadamente<br />

gran<strong>de</strong>, por lo que esta condición se satisface fácilmente.<br />

Eliminación <strong>de</strong>l offset <strong>de</strong> salida<br />

El circuito <strong>de</strong> la Figura 22.24 a precisa una pequeña modificación para conseguir que sea práctico. Dado que un<br />

con<strong>de</strong>nsador se comporta como un circuito abierto para las señales continuas, a la frecuencia cero no existe reali<br />

mentación negativa. Sin realimentación negativa, el circuito trata cualquier<br />

tensión <strong>de</strong> offset <strong>de</strong> entrada como una tensión <strong>de</strong> entrada válida. El resultado es<br />

que el con<strong>de</strong>nsador se carga y la salida llega a saturación positiva o negativa,<br />

INFORMACIÓN ÚTIL<br />

don<strong>de</strong> permanece <strong>de</strong> forma in<strong>de</strong>finida.<br />

Una forma <strong>de</strong> reducir el efecto <strong>de</strong> la tensión <strong>de</strong> offset <strong>de</strong> entrada consiste<br />

La resistencia <strong>de</strong> realimentación <strong>de</strong> la en disminuir la ganancia <strong>de</strong> tensión a la frecuencia cero, insertando una resistencia<br />

en paralelo con el con<strong>de</strong>nsador, como se muestra en la Figura 22.25a.<br />

Figura 22.25 también pue<strong>de</strong> dividirse<br />

en dos resistencias equivalentes.<br />

Esta resistencia <strong>de</strong>berá ser al menos 10 veces más gran<strong>de</strong> que la resistencia <strong>de</strong><br />

entrada. Si la resistencia añadida es igual a 10 R, la ganancia <strong>de</strong> tensión en<br />

En el lado <strong>de</strong> la entrada,<br />

lazo cerrado y la tensión <strong>de</strong> offset <strong>de</strong> salida se reducen a un nivel aceptable.<br />

z in R f /(1 A VOL ).<br />

Cuando hay una tensión <strong>de</strong> entrada válida, la resistencia adicional casi no<br />

tiene efecto en la car ga <strong>de</strong> un con<strong>de</strong>nsador , por lo que la tensión <strong>de</strong> salida<br />

sigue siendo casi una rampa perfecta.<br />

Otra forma <strong>de</strong> suprimir el efecto <strong>de</strong> la tensión <strong>de</strong> offset <strong>de</strong> entrada consiste en<br />

utilizar un conmutador JFET, como se muestra en la Figura 22.25 b. La tensión <strong>de</strong> puesta a cero (RESET) en la<br />

puerta <strong>de</strong>l JFETes 0 V o V CC , que es suficiente para cortar al JFET. Por tanto, po<strong>de</strong>mos consi<strong>de</strong>rar el JFETcomo<br />

una resistencia pequeña cuando el integrador está inactivo y una resistencia gran<strong>de</strong> cuando el integrador está<br />

activo.<br />

El JFET <strong>de</strong>scarga el con<strong>de</strong>nsador y lo prepara para el siguiente impulso <strong>de</strong> entrada. Justo antes <strong>de</strong> que comience<br />

el siguiente impulso <strong>de</strong> entrada, la tensión <strong>de</strong> reset se hace igual a 0 V, lo que <strong>de</strong>scarga el con<strong>de</strong>nsador. En el instante<br />

en que se inicia el siguiente impulso, la tensión <strong>de</strong> reset se hace igual a V CC , lo que corta al JFET. El integrador<br />

produce entonces una rampa <strong>de</strong> tensión a la salida.<br />

Figura 22.25<br />

integrador.<br />

(a) La resistencia en paralelo con el con<strong>de</strong>nsador reduce la tensión <strong>de</strong> offset <strong>de</strong> salida. (b) JFET utilizado para resetear el<br />

RESET<br />

10R<br />

C<br />

C<br />

+V CC<br />

+V CC<br />

v in<br />

R<br />

–<br />

v in<br />

R<br />

–<br />

v out<br />

+<br />

–V EE<br />

v out<br />

+<br />

–V EE<br />

(a)<br />

(b)

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!