14.12.2012 Aufrufe

Logikfamilien (4.2 MB)

Logikfamilien (4.2 MB)

Logikfamilien (4.2 MB)

MEHR ANZEIGEN
WENIGER ANZEIGEN

Sie wollen auch ein ePaper? Erhöhen Sie die Reichweite Ihrer Titel.

YUMPU macht aus Druck-PDFs automatisch weboptimierte ePaper, die Google liebt.

Vorläufer: Diode-Transistor-Logik (DTL)<br />

� Verwendung in früher (diskret aufgebauter) Logik<br />

� Beispiel NAND2-Gate:<br />

V CC<br />

Knoten wird auf '0.7V'<br />

gezogen, sobald mindestens<br />

einer der Eingänge 0V ist.<br />

Sonst ist er auf V CC-Potential<br />

– Ausgangsstrom des High-Levels wird durch Pullup-Widerstand limitiert<br />

– Low-Level ist nicht ganz GND (wie bei P-Last Logik)<br />

+ Ausgänge können verbunden werden und bilden so ein 'Wired-AND'<br />

� NOR Gate wird durch wired-AND gebildet: !(A+B) = !A ⋅ !B<br />

VLSI Design: <strong>Logikfamilien</strong><br />

A<br />

Knoten ist (idealisiert)<br />

0V oder '0.7V' (wegen B-E-Diode)<br />

B<br />

GND<br />

v cc<br />

Q<br />

Ausgang ist<br />

V CC oder (fast) Masse<br />

Transistor ist<br />

'OFF' oder 'ON'<br />

Q<br />

B A<br />

NOR2<br />

P. Fischer, ZITI, Uni Heidelberg, Seite 148

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!