05.04.2013 Views

SERWIS ELEKTRONIKI

SERWIS ELEKTRONIKI

SERWIS ELEKTRONIKI

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Chassis LC03E firmy Philips<br />

Uk³ad MC34063A pracuje na f=24-42KHz. Maksymalny prze-<br />

³¹czany pr¹d dla tego uk³adu wynosi 1.5A, natomiast maksymalne<br />

napiêcie wejœciowe wynosi 40V. Kondensator do³¹czony<br />

do wyp. 3 w/w uk³adu ustala jego czêstotliwoœæ pracy. Rezystory<br />

miêdzy wyp. 6, 7 stanowi¹ uk³ad czujnika pr¹dowego, który<br />

okreœla max pr¹d, jaki mo¿e przep³yn¹æ przez uk³ad. Napiêcie<br />

wyjœciowe ustala dzielnik rezystancyjny miêdzy wyp. 5 a wyp.<br />

2. U¿yte w nim rezystory maj¹ tolerancjê 1%. Uk³ad 7920 zasila<br />

procesor zarz¹dzaj¹cy OTV 7064 typu SAA55xx. Mamy dwie<br />

wersje uk³adu 7064: 1. Lc03E21-2.00, 2. Lc03E22-2.00. Wersja 1<br />

jest przeznaczona dla Europy Zachodniej, a wersja 2 dla Europy<br />

Wschodniej. Z tego napiêcia zasilana jest pamiêæ EEPROM 7066<br />

M24C32. Tranzystor 7900 jest otwierany rozkazem ON/OFF z<br />

procesora zarz¹dzaj¹cego 7064 poprzez tranzystor 7001<br />

PDTC114. Na drenie 7900 po jego otwarciu otrzymujemy 11.9V.<br />

Nastêpnie to napiêcie jest podane przez bezpiecznik 1903 1.6A<br />

na dwa przetworniki DC/DC. S¹ to uk³ady: 7910, 7930 MC34063A.<br />

Na wyjœciach tych uk³adów otrzymujemy: 8.3V/300mA-wyjœcie<br />

7910; 5.4V/320mA-wyjœcie 7930. Napiêcia te s³u¿¹ do zasilania<br />

uk³adów na p³ycie TV odbiornika Philips chassis LC03E. Na p³ycie<br />

skalera znajduje siê tranzystor 7005 SI9433DY. Napiêcie +5V z<br />

drenu 7005 s³u¿y do zasilania panelu LCD. Na Ÿród³o 7005 podane<br />

jest napiêcie +5V z przetwornika DC/DC 7001. Tranzystor 7005<br />

jest otwierany rozkazem PANEL-PWR-CTL z uk³adu sterowania<br />

panelem LCD 7402 JagASM poprzez tranzystor 7004 BC847B. Tak<br />

siê dzieje w przypadku ekranów 15” i 17”. Natomiast dla ekranu<br />

23” napiêcie zasilania wynosi 24V. Na drenie 7005 mamy wtedy<br />

U=24V, które jest podane na uk³ad przetwornika DC/DC 7010. Na<br />

wyp. 2 (wyjœcie) 7010 otrzymujemy 12V/400mA, które to s³u¿y do<br />

zasilania panelu LCD. Je¿eli napiêcie sta³e z zewnêtrznego adaptera<br />

opadnie do poziomu „Power Down”, to procesor 7064 zostanie<br />

o tym poinformowany. Uk³ad OTV przejdzie wtedy do stanu czuwania.<br />

1.2. G³owica w.cz i uk³ad p.cz<br />

W OTV Philips chassis LC03E zastosowano g³owicê w.cz<br />

1100 UR1316MK3 dla sytemu PAL/SECAM lub UR1336MK3<br />

dla NTSC. G³owica ta umo¿liwia odbiór sygna³ów: stacji TV w<br />

pe³nym zakresie czêstotliwoœci ³¹cznie z kana³ami S i hiperband<br />

oraz stacji radiowych UKF FM. G³owica ta jest obs³ugiwana<br />

magistral¹ cyfrow¹ I 2 C (wyp.: 4, 5). Zasilanie +5V jest podane<br />

na wyp. 6 g³owicy. Na wyp. 9 g³owicy przychodzi napiêcie +30V.<br />

Napiêcie +30V otrzymujemy z przetwornika DC/DC zbudowanego<br />

na tranzystorze 7120 BC847B. Na wyp. 1 g³owicy 1100<br />

podane zosta³o napiêcie ARW z uk³adu p.cz. Maksymalnie wynosi<br />

ono 7.1V. Wyjœcie sygna³u wideo p.cz mamy na wyp. 11<br />

g³owicy 1100. Z wyp. 10 g³owicy 1100 otrzymujemy sygna³ radiowy<br />

p.cz FM. Sygna³ wideo p.cz nastêpnie jest podany na<br />

filtr SAW 1452 OFWK3953 (system europejski). Natomiast sygna³<br />

fonii p.cz przechodzi przez filtr SAW 1454 OFWK9656L.<br />

Sygna³ p.cz radiowy FM poprzez dwustopniowy wzmacniacz<br />

na tranzystorach 7130 i 7131 BFS20 dostaje siê na wyp. 52<br />

uk³adu procesora fonii 7620 MPS3410G. Symetryczny sygna³<br />

wideo podany jest z wyjœcia filtru 1452 na uk³ad wzmacniacza<br />

p.cz wyp. 1, 2 uk³adu 7301 TDA8885 procesora obrazu. Natomiast<br />

sygna³ p.cz fonii TV po filtrze 1454 podany jest na wyp.: 8,<br />

9 uk³adu 7301. Uk³ad procesora obrazu TDA8885 zawiera w sobie<br />

podstawowe bloki:<br />

1. demodulator p.cz wideo<br />

2. dekoder koloru<br />

40 <strong>SERWIS</strong> <strong>ELEKTRONIKI</strong> 1/2007<br />

3. separator impulsów synchronizacji H i V<br />

4. uk³ady generatorów steruj¹cych H i V<br />

5. uk³ady matrycowania RGB<br />

6. uk³ad regulacji nasycenia koloru<br />

7. uk³ady wyboru Ÿróde³ sygna³ów CVBS i SVHS<br />

Na wyp. 16 uk³adu 7301 TDA8885 otrzymujemy kompletny<br />

sygna³ wideo CVBS. Natomiast z wyp. 27 pobierany jest sygna³<br />

CVBS dla uk³adu p.cz fonii. Na wyp. 7 7301 otrzymujemy napiêcie<br />

ARW, które jest podane na g³owicê 1100.<br />

1.3. Opis obróbki sygna³u wideo<br />

Na rysunku 5 pokazano schemat blokowy obróbki sygna³u<br />

w OTV Philips chassis LC03E.<br />

Sygna³ wideo CVBS otrzymywany na wyp. 16 7301 jest podany<br />

poprzez pu³apkê p.cz fonii na wyp. 24 7301. Jest to wejœcie<br />

uk³adu prze³¹czaj¹cego sygna³y wideo. Z tego uk³adu prze³¹czaj¹cego<br />

otrzymujemy sygna³ wideo steruj¹cy uk³ad teletextu<br />

wyp. 54 7301. Oprócz tego na ten uk³ad prze³¹czaj¹cy podawane<br />

s¹ sygna³y zewnêtrzne: z 2 wejœæ typu scart oraz SVHS. Zewnêtrznie<br />

prze³¹cza te sygna³y procesor zarz¹dzaj¹cy 7064 przy<br />

pomocy uk³adu 7401. W celu lepszej separacji sygna³ów luminancji<br />

i chrominancji zastosowano przy uk³adzie 7301 filtr grzebieniowy<br />

pracuj¹cy w oparciu o uk³ad 7405 TDA9181. Dla sygna³u<br />

SVHS filtr grzebieniowy jest omijany. Wyp. 49 7301 s³u¿y<br />

do prze³¹czania filtru grzebieniowego. Po rozdzieleniu sygna-<br />

³ów: luminancji i chrominancji nastêpuje proces dekodowania<br />

PAL/SECAM. Do dekodera PAL/SECAM do³¹czony jest zewnêtrznie<br />

rezonator kwarcowy 1327 12MHz wyp. 51, 52 7301.<br />

Sygna³ Y (luminancja) podany jest na wejœcie matrycy YUV/<br />

RGB. Z dekodera koloru sygna³y U V s¹ podane na w/w matrycê.<br />

W celu polepszenia jakoœci sygna³ów U, V zastosowano<br />

uk³ad histogramu 7403 TDA9171.<br />

Z procesora zarz¹dzaj¹cego 7064 do uk³adu 7301 podane s¹<br />

sygna³y: R-TXT-OSD; G-TXT-OSD; B-TXT-OSD i FBL-TXT-<br />

OSD. S³u¿¹ one do wyœwietlania na ekranie znaków OSD oraz<br />

teletextu. Wewn¹trz uk³adu TDA8885 znajduje siê uk³ad kontroli<br />

nasycenia koloru sterowany przy pomocy magistrali I 2 C z<br />

procesora zarz¹dzaj¹cego 7064. Na wyp.: 31, 33, 35 uk³adu 7301<br />

otrzymujemy sygna³y wejœciowe RGB. Do wyprowadzeñ: 41-44<br />

7301 doprowadzone s¹ zewnêtrzne sygna³y RGB z ró¿nych Ÿróde³<br />

sygna³ów zewnêtrznych.<br />

Uk³ad 7301 TDA8885 generuje sygna³y: H i V synchronizowane<br />

przez sygna³ wideo CVBS. Sygna³y te s³u¿¹ do synchronizacji<br />

sygna³ów steruj¹cych panel LCD i podawane s¹ na p³ytê skalera.<br />

1.4. P³yta skalera<br />

Na rysunku 6 pokazano schemat blokowy p³yty skalera.<br />

Sygna³y RGB otrzymane z uk³adu 7301 TDA8885 poprzez<br />

z³¹cze 1010 dostaj¹ siê na p³ytê skalera. Konkretnie trafiaj¹ one<br />

na uk³ad 7302 SAA7118E. W tym uk³adzie nastêpuje przekszta³cenie<br />

sygna³ów RGB na sygna³y cyfrowe 8-bitowe. Uk³ad ten<br />

jest sterowany magistral¹ I 2 C z lokalnego procesora 7753. P³yta<br />

skalera mo¿e byæ sterowana z innych Ÿróde³ sygna³u: H D, RGB/<br />

YP bP r i z zewnêtrznego komputera PC (VGA). Sygna³ H D pochodzi<br />

np. z DVD i jest podany na uk³ad przetwornika ADC 7452<br />

AD9883AKS. Na wyjœciu tego uk³adu otrzymujemy sygna³y<br />

cyfrowe 3×8 bitów plus sygna³y synchronizacji. Uk³ad 7452 tak¿e<br />

jest obs³ugiwany magistral¹ I 2 C z lokalnego procesora 7753.<br />

Na rysunku 7 pokazano schemat blokowy uk³adu 7302<br />

SAA7118E.

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!