10.01.2014 Aufrufe

Grundlagen der Digitaltechnik - Ing. H. Heuermann - FH Aachen

Grundlagen der Digitaltechnik - Ing. H. Heuermann - FH Aachen

Grundlagen der Digitaltechnik - Ing. H. Heuermann - FH Aachen

MEHR ANZEIGEN
WENIGER ANZEIGEN

Erfolgreiche ePaper selbst erstellen

Machen Sie aus Ihren PDF Publikationen ein blätterbares Flipbook mit unserer einzigartigen Google optimierten e-Paper Software.

118 Highspeed-Datentransfer<br />

NB7L86M<br />

Application Information<br />

All inputs can accept PECL, CML, and LVDS signal<br />

levels. The input voltage can range from V CC to 1.2 V.<br />

Examples interfaces are illustrated below in a 50 <br />

environment (Z = 50 ).<br />

V CC<br />

V CC<br />

50 50 <br />

NB7L86M<br />

Q<br />

Z<br />

D<br />

50 <br />

NB7L86M<br />

Q<br />

Z<br />

V CC<br />

V TD<br />

V EE<br />

V CC<br />

D<br />

V TD<br />

50 <br />

V EE<br />

Figure 21. CML to CML Interface<br />

V CC<br />

V CC<br />

Recommended R T Values<br />

V CC<br />

R T<br />

PECL<br />

Driver<br />

R T<br />

50 <br />

50 <br />

Z<br />

Z<br />

V Bias<br />

D<br />

D<br />

V TD<br />

50 <br />

50 <br />

NB7L86M<br />

R T<br />

V EE<br />

5.0 V 290 <br />

3.3 V 150 <br />

2.5 V 80 <br />

V EE<br />

V BIAS<br />

V TD<br />

V EE<br />

Figure 22. PECL to CML Receiver Interface<br />

V CC<br />

V CC<br />

LVDS<br />

Driver<br />

Z<br />

Z<br />

D<br />

D<br />

50 <br />

50 <br />

NB7L86M<br />

V TD<br />

V EE<br />

V TD<br />

V EE<br />

Figure 23. LVDS to CML Receiver Interface

Hurra! Ihre Datei wurde hochgeladen und ist bereit für die Veröffentlichung.

Erfolgreich gespeichert!

Leider ist etwas schief gelaufen!