12.07.2015 Views

Buku Prosiding Seminar Nasional Tahun 2012 - ELEKTRO ...

Buku Prosiding Seminar Nasional Tahun 2012 - ELEKTRO ...

Buku Prosiding Seminar Nasional Tahun 2012 - ELEKTRO ...

SHOW MORE
SHOW LESS
  • No tags were found...

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

TE | 232004). FPGA memiliki 3 komponen penyusun yaitublok logika, blok I/O, dan blok koneksi. Blok-bloklogika maupun hubungan antar blok dapat dikonfigurasi[2].3. Sistem Identifikasi Citra WajahSistem pengenalan wajah termasuk dalam sistembiometrik yang merupakan sistem outentifikasi yangakan melakukan pengenalan secara otomatis atasidentitas seseorang. Sistem identifikasi bertujuan untukmemecahkan identitas seseorang pengguna, penggunatidak mengklaim atau memberi klaim secara implisitterhadap identitas yang terdaftar, maka dibutuhkanpencocokan satu ke banyak data yang tersimpan. Unjukkerja dari sistem identifikasi di pengruhi oleh beberapafaktor antara lain faktor akurasi, kecepatan dankapasistas penyimpanan data.Tiap wajah orang memiliki ciri utama yang dapatdijadikan pembeda antara satu dengan yang lain.Semakin baik metode untuk ekstraksi dapatmengumpulkan informasi penting dari wajah, makaakan semakin akurat hasil pencocokan yang didapat.Salah satu metode untuk ekstraksi ciri wajah adalaheigenface.Metode eigenface dikembangkan dari metode PrincipleComponent Analysis (PCA), yang secara matematisdilakukan dengan mencari vektor eigen dari matrikkovarian sekumpulan citra wajah. metode pengenalanwajah berdasarkan ruang eigen, telah membuktikanbahwa metode ini dapat mengekstrak ciri globalyang merupakan informasi relevan dengan wajah secarakeseluruhan.Gambar citrawajah orang ke1Gambar citrawajah orang ke2...Gambar citrawajah orang keM4. Disain FPGAPCA Vektor penciri PCA-ANNLDA Vektor Penciri LDA-ANNGambar 1. Diagram Metode trainingHasilidentifikasiSpesifikasi FPGA cayclone III Development Boardyang digunakan pada tugas akhir ini adalah EP3C16:onboard FPGA, Operating Frequency:50MHz,Operating Voltage: 1.5-3.3V, Package: QFP240,I/Os: 160, LEs: 15408, RAM: 504kb, Multipliers: 56,PLLs: 4,Debugging/Programming: JTAG,Core LCD digunakan untuk menampilkan karakterASCII statis dengan merubah nilai HEX dari hardwareFPGA kepada LCD 16 X 2 display panel. Outputmengontrol 8-bit bus tri-state bidirectional data panelLCD. Metode “handshake” digunakan untukmentransfer data ASCII ke panel LCD 16 X 2.Deklarasi VHDL LCD core sebagai berikut.Gambar 2. LCD1602 core pin output dataKartu memori flash adalah perangkat yang berisimemori flash dan controller. Karena relatif berbiayamurah, kartu memori sering digunakan sebagaipenyimpanan eksternal untuk aplikasi embedded. SD(secure digital) card adalah format kartu memori yangbanyak digunakan. Sebuah kartu SD mendukung duamode operasi, yaitu SD mode dan SPI mode. Modus SDadalah format proprietary dan menggunakan empat bituntuk transfer data. SPI adalah standar terbuka untukantarmuka serial dan digunakan luas di systemembedded. Dalam penelitian ini menggunakan moe SPIuntuk koneksi data dengan core FPGAProtokol SPI (serial peripheral interface) bus adalahserial sinkron data standar yang awalnya dikembangkanoleh Motorola. Menggunakan tiga bit untuk komunikasi,satu untuk clock, satu untuk input data serial, dan satuuntuk seri Data output. Sebuah bus SPI dapat berisi satuperangkat master dan satu atau lebih perangkat slave.Master menghasilkan sinyal clock dan memulai transferdata. Konseptual Diagram dari sebuah bus SPI dengandua perangkat ditunjukkan pada . Ada dua shift register,satu di master dan satu di slave. Kedua shif registeryang terhubung sebagai ring koneksi melalui mosi(untuk "master-out-slave-in") dan miso (untuk"masterin- slave-out ") dan operasi mereka dikendalikanoleh sinyal clock yang sama, SCLK.ISBN: 978-602-97832-0-9SNTE-<strong>2012</strong>

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!