25.08.2013 Views

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Nazwa przedmiotu Podstawy mikroelektroniki<br />

Skrót nazwy PME<br />

KARTA PRZEDMIOTU<br />

Kierunek:<br />

Elektronika i telekomunikacja Automatyka i robotyka Informatyka<br />

X<br />

Osoba odpowiedzialna za treść przedmiotu:<br />

Imię: Wacław<br />

Nazwisko: Pietrenko<br />

e-mail: wupiet@ue.eti.pg.gda.pl<br />

Lp. Zagadnienie<br />

Karta zajęć - wykład<br />

poziom<br />

wiedzy umiej.<br />

A B C D E<br />

1. Właściwości układów scalonych (US) X 1<br />

2. Podstawowe procesy technologiczne:<br />

a. utlenianie<br />

X<br />

liczba<br />

godzin<br />

3. b. domieszkowanie (dyfuzja, implantacja) X 1<br />

4. c. litografia X 0,33<br />

5. d. polikrzem X 1<br />

6. e. metalizacja X 0,33<br />

7. US w technologii bipolarnej X 0.67<br />

8. US w technologii nMOS X 1<br />

9. US w technologii CMOS X 1<br />

10. US w technologii BiCMOS X 1<br />

<strong>11</strong>. US w technologii GaAS<br />

12. Budowa i właściwości podstawowych elementów US<br />

X 0,67<br />

a. tranzystor bipolarny NPN<br />

13. b. tranzystor bipolarny PNP X 1<br />

14. c. tranzystor JFET X 0,67<br />

15. d. tranzystory MOS X 1<br />

16. e. tranzystor MOS z pływającą bramką X 0,67<br />

17. f. scalone rezystory X 0.67<br />

18. g. scalone kondensatory X 0.67<br />

19. Podstawowe podukłady analogowych US<br />

20. Podstawowe układy cyfrowych US nMOS i CMOS<br />

X 0.67<br />

a. inwerter<br />

21. b. NOR, NAND X 0.33<br />

22. c. baramka transmisyjna – BT (CMOS) X 0.33<br />

23. Złożona statyczna logika kombinacyjna nMOS<br />

24. Logika synchroniczna nMOS<br />

X 0.67<br />

a. 2Φ logika dynamiczna zależna od W/L tranzystorów<br />

X<br />

1<br />

25. b. 2Φ logika dynamiczna niezależna od W/L tranzystorów X 1<br />

26. Logika synchroniczna CMOS<br />

a. 1Φ rejestr przesuwny na bazie BT<br />

X<br />

0.67<br />

27. b. pseudo 2Φ rejestr przesuwny na bazie BT X 0.33<br />

28. c. pseudo 2Φ logika kombinacyjna X 0.33<br />

29. c. pseudo CMOS logika kombinacyjna X 0.33<br />

30. c. pseudo CMOS logika Domino X 0.33<br />

31. Efekty termiczne w US<br />

32. Przegląd cyfrowych US:<br />

X 0.67<br />

X<br />

X<br />

1<br />

1<br />

0.67<br />

162

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!