25.08.2013 Views

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

2. Implementacja w języku VHDL i weryfikacja sprzętowa bloków<br />

obsługi kodeków audio.<br />

3. Implementacja w języku VHDL i weryfikacja wskaźnika poziomu<br />

sygnału audio.<br />

4. Implementacja w języku VHDL, weryfikacja sprzętowa i pomiary<br />

decymatora i interpolatora z filtrem typu CIC.<br />

5. Implementacja w języku VHDL bloków funkcjonalnych obsługi<br />

pamięci dynamicznej.<br />

6. Implementacja w języku VHDL i weryfikacja sprzętowa prostego<br />

systemu audio (do wyboru: rejestrator dźwięku z pamięcią DRAM, linia<br />

opóźniająca audio, oscyloskop, itp.).<br />

Karta zajęć - projekt<br />

X 3<br />

X 2<br />

Razem<br />

X 3<br />

X 2<br />

X 3<br />

Poziom liczba<br />

Lp. Zagadnienie<br />

Wiedzy Umiej.<br />

godzin<br />

A B C D E<br />

1. Wstęp - przedstawienie założeń projektu. X 1<br />

2. Wykonanie projektu filtru FIR o zadanych parametrach. X 2<br />

3. Implementacja zaprojektowanego filtru FIR w języku VHDL. X 3<br />

4. Weryfikacja filtru FIR na płytce laboratoryjnej - pomiary, wnioski. X 2<br />

5. Wykonanie drugiego projektu (do wyboru: IIR, DFT, FFT, koder<br />

DTMF, dekoder DTMF, modulacja cyfrowa, dwuwymiarowy filtr do<br />

przetwarzania sygnałów video, itp.).<br />

X 2<br />

6. Implementacja drugiego projektu w języku VHDL. X 3<br />

7. Weryfikacja drugiego projektu na płytce laboratoryjnej - pomiary,<br />

wnioski.<br />

X 2<br />

Razem 15<br />

15<br />

660

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!