25.08.2013 Views

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

KARTA PRZEDMIOTU<br />

Nazwa przedmiotu Projektowanie układów ASIC<br />

Skrót nazwy PUA<br />

Kierunek:<br />

Elektronika i telekomunikacja Automatyka i robotyka Informatyka<br />

X<br />

Osoba odpowiedzialna za treść przedmiotu:<br />

Imię: Bogdan<br />

Nazwisko: Pankiewicz<br />

e-mail: bpa@ue.eti.pg.gda.pl<br />

Lp. Zagadnienie<br />

Karta zajęć - wykład<br />

poziom<br />

wiedzy umiej.<br />

A B C D E<br />

1. Koszty produkcji układów ASIC. X 1<br />

2. Rodzaje uszkodzeń, okno procesu oraz uzysk produkcyjny. X 1<br />

3. Rozrzuty względne i bezwzględne i ich wpływ na pracę układów ASIC. X 1<br />

4. Zjawiska pasożytnicze: elektromigracja, zatrzaskiwanie układów<br />

CMOS.<br />

X 1<br />

5. Analogowe układy wejścia-wyjścia. X 1<br />

6. Scalone przetworniki cyfrowo-analogowe, klasyfikacja i podstawowe<br />

właściwości.<br />

X 1<br />

7. Realizacja scalona wybranych przetworników CA. X 1<br />

8. Scalone przetworniki analogowo-cyfrowe, klasyfikacja i podstawowe<br />

właściwości.<br />

X 1<br />

9. Układy próbkująco–pamiętające i scalona realizacja wybranych<br />

przetworników AC.<br />

X 1<br />

10. Podstawowe układy cyfrowe: bramki i przerzutniki. X 1<br />

<strong>11</strong>. Szacowanie czasów propagacji i wybór optymalnych wymiarów<br />

X 1<br />

tranzystorów.<br />

12. Optymalizacja opóźnienia cyfrowych bloków wyjsciowych. X 1<br />

13. Bloki wejścia – wyjścia układów cyfrowych. X 1<br />

14. Rezystancyjne i pojemnościowe sprzężenia zakłóceń. X 1<br />

15. Marginesy zakłóceń dla inwertera CMOS. X 1<br />

16. Rozpraszanie mocy w układach cyfrowych. X 1<br />

17. Grupowanie bloków, projektowanie hierarchiczne. X 1<br />

18. Projektowanie ścieżek zegarowych. Generacja drzewa zegarowego. X 1<br />

19. Projektowanie obwodów zasilania. X 1<br />

20. Wykorzystanie języków HDL do projektowania cyfrowych układów<br />

ASIC.<br />

X 1<br />

21. Omówienie procesu automat. projektowania cyfrowych układów ASIC. X 1<br />

22. Weryfikacja poprawności projektu systemu cyfrowego. X 1<br />

23. Omówienie możliwości komercyjnych systemów projektowych. (np X 1<br />

Cadence)<br />

liczba<br />

godzin<br />

24. Testowalność układów ASIC. X 1<br />

25. Projektowanie układów cyfrowych z uwzględnieniem ich testowalności. X 2<br />

26. Interfejs IEEE<strong>11</strong>49.1 (JTAG) X 1<br />

27. Zastosowanie interfejsu JTAG do testowania systemów cyfrowych. X 1<br />

28. Projektowanie systemów mieszanych analogowo-cyfrowych. X 1<br />

29. Tendencje rozwojowe układów ASIC. X 1<br />

Razem 30<br />

652

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!