25.08.2013 Views

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [11,39 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Nazwa przedmiotu Procesory sygnałowe<br />

Skrót nazwy PESY<br />

KARTA PRZEDMIOTU<br />

Kierunek:<br />

Elektronika i telekomunikacja Automatyka i robotyka Informatyka<br />

X<br />

Osoba odpowiedzialna za treść przedmiotu:<br />

Imię: Janusz<br />

Nazwisko: Smulko<br />

e-mail: jsmulko@pg.gda.pl<br />

Lp. Zagadnienie<br />

Karta zajęć - wykład<br />

1. Podstawowe pojęcia dotyczące cyfrowego przetwarzania sygnałów:<br />

pojęcie sygnału cyfrowego, metody próbkowania sygnałów, dynamika<br />

rozwoju technik cyfrowych, prezentacja zalecanej literatury.<br />

2. Charakterystyka podstawowych elementów struktury systemu<br />

cyfrowego przetwarzania sygnałów (filtry antyaliasingowe,<br />

przetworniki A/C i C/A, procesor sygnałowy).<br />

poziom liczba<br />

godzin<br />

wiedzy umiej.<br />

A B C D E<br />

X 0,67<br />

X 0,67<br />

3. Porównanie technik analogowych i cyfrowych (programowalność i<br />

powtarzalność charakterystyk systemów cyfrowych, możliwość<br />

realizacji algorytmów adaptacyjnych).<br />

X 0,67<br />

4. Techniki i problemy tworzenia systemów CPS (przetwarzanie sygnałów<br />

w czasie rzeczywistym, kwantyzacja sygnałów).<br />

X 0,33<br />

5. Charakterystyka procesorów sygnałowych (PS), definicje parametrów<br />

oceniających szybkość przetwarzania danych przez PS.<br />

X 1<br />

6. Architektura PS (Harward i SuperHarward), ewolucja architektury PS<br />

na przykładzie rodzin PS wybranych producentów (Motorola, Analog<br />

Devices, Texas Instruments).<br />

X 0,67<br />

7. Wybrane układy współpracujących z PS. X 1<br />

8. Reprezentacja liczb stało- i zmienoprzecinkowe w PS. X 0,67<br />

9. Bloki funkcjonalne PS: generatory adresów, układy mnożące i<br />

przesuwające, porty szeregowe i równoległe, układy komunikacji z<br />

nadrzędnym procesorem.<br />

X 1<br />

10. Szczegółowa architektura bloków funkcjonalnych proce-sorów<br />

sygnałowych firmy Analog Devices (rodzina 21xx oraz SHARC)<br />

X 0,67<br />

<strong>11</strong>. Podstawy assemblera dla PS rodziny 21xx (tryby adresowania, obszary<br />

pamięci, obsługa przerwań, struktura programu).<br />

X 1<br />

12. Techniki przygotowania programu sterującego prcą PS firmy Analog<br />

Devices (narzędzia programistyczne, struktura plików).<br />

X 0,67<br />

13. Analiza przykładowego programu sterującego PS oraz prezentacja<br />

zestawu uruchomieniowego PS z rodziny 21xx.<br />

X 0,67<br />

14. Architektura wybranych rodzin PS firmy Texas Instruments;<br />

szczegółowa prezentacja wyróżnianych bloków funkcjonalnych.<br />

X 1<br />

15. Prezentacja zestawu uruchomieniowego PS firmy Texas Instruments dla<br />

rodziny TMS320C6xxx (schemat blokowy, funkcje poszczególnych<br />

układów współpracujących)<br />

X 0,67<br />

16. Zasady przetwarzania danych w dwu i wielu potokach. X 0,33<br />

17. Techniki przygotowania i debuggowania programu sterującego PS,<br />

metody optymalizacji kodu.<br />

X 1<br />

18. Środowisko programistyczne Code Composer Studio – charakterystyka X 1<br />

177

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!