13.07.2015 Views

flotox - Bibliothèque Ecole Centrale Lyon - École Centrale de Lyon

flotox - Bibliothèque Ecole Centrale Lyon - École Centrale de Lyon

flotox - Bibliothèque Ecole Centrale Lyon - École Centrale de Lyon

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

- 276 -Les grilles <strong>de</strong>s transistors 19 et 20 sontpolarisées à la tension VDIV à l'ai<strong>de</strong> du diviseur<strong>de</strong> tension (MUS 29 - MUS 30) et les lignes <strong>de</strong> bits sontnormalement à V1v - VT (tension <strong>de</strong> précharge).Si donc, sur une ligne <strong>de</strong> bit la tension est supérieureou égale à VDIV - VT, le transistor 19 (ou 20)correspondant à cette ligne <strong>de</strong> bit reste bloqué ; parcontre il <strong>de</strong>vient passant si la tension <strong>de</strong> la ligne <strong>de</strong>bit est inférieure à VDIV - VT. Les transistors21 et 22 sont dimensionnés vis à vis <strong>de</strong>s MOS 19 et 20 <strong>de</strong>façon à ce que la chute <strong>de</strong> tension à travers eux soitimportante, et que l'on retrouve sur la zone diffuséecommune à 19 et 21 (ou 20 et 22), la tension <strong>de</strong> la ligne<strong>de</strong> bit, c'est-à-dire une tension inférieure à(VDIV - VT).Ainsi sur les grilles <strong>de</strong>s transistors 15 et 16on a une tension VCC tant que les lignes <strong>de</strong> bits sontpréchargées, et dans le cas où une ligne <strong>de</strong> bit <strong>de</strong>scendlégèrement en <strong>de</strong>ssous <strong>de</strong> la tension <strong>de</strong> précharge, on aalors sur l'une <strong>de</strong>s grilles une tension inférieure à latension <strong>de</strong> précharge tandisque sur l'autre on gar<strong>de</strong> VCC.Donc avec une tension <strong>de</strong> précharge <strong>de</strong> l'ordre<strong>de</strong> 2,8V pour un décalage <strong>de</strong> quelques centaines <strong>de</strong> milivoltssur les lignes <strong>de</strong> bits, on obtient un décalage <strong>de</strong>2,2V sur les grilles <strong>de</strong>s transistors 15 et 16.Ces transistors 15 et 16 constituent <strong>de</strong>s chargesà résistances variables pour le bistable constituépar les transistors MUS 15 - 16 - 17 - 18. La variation<strong>de</strong> la tension grille <strong>de</strong>s transistors 15 ou 16 permet <strong>de</strong>faire basculer ce bistable dans un état représentatif <strong>de</strong>la lecture. Ces données disponibles sur les sorties E etF sont acheminées vers le circuit d'entrées! sorties.

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!