25.08.2013 Views

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Nazwa przedmiotu Języki projektowania HDL<br />

Skrót nazwy HDL<br />

Stopień:<br />

KARTA PRZEDMIOTU<br />

1. (inżynierski) 2. (magisterski)<br />

X<br />

Kierunek:<br />

Elektronika i telekomunikacja Automatyka i robotyka Informatyka<br />

X<br />

Osoba odpowiedzialna za przedmiot:<br />

Imię: Marek<br />

Nazwisko: Wójcikowski<br />

E-mail: wujek@ue.eti.pg.gda.pl<br />

Karta zajęć – wykład<br />

poziom<br />

liczba<br />

Lp. Zagadnienie<br />

wiedzy umiej.<br />

godzin<br />

A B C D E<br />

1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia<br />

powstania języka Verilog.<br />

X 0,33<br />

2. Poziomy opisu sprzętu (Verilog). X 0,33<br />

3. Metodologie projektowania. Prosty przykład. X X 0,34<br />

4. Składnia języka Verilog. X X 0,5<br />

5. Typy danych. X X 0,5<br />

6. Zadania systemowe i dyrektywy kompilatora. X X 0,34<br />

7. Moduły i porty. X X 0,33<br />

8. Projektowanie na poziomie bramek logicznych. X X 0,33<br />

9. Opóźnienia w bramkach. X X 0,33<br />

10. Modelowanie na poziomie rejestrów. X 0,33<br />

11. Przypisanie ciągłe X X 0,33<br />

12. Wyrażenia i operatory X X 1<br />

13. Modelowanie na poziomie behawioralnym X 1<br />

14. Funkcje i zadania X X 0,34<br />

15. Techniki modelowania X X 0,33<br />

16. Verilog 2001 – zmiany w standardzie X 0,34<br />

17. Geneza powstania języka VHDL X 0,5<br />

18. Składnia języka i typy danych X 0,5<br />

19. Jednostki projektowe i ich architektury X X 0,5<br />

20. Osadzanie komponentów X X 0,5<br />

21. Przypisania współbieżne, zwykłe i warunkowe X X 0,5<br />

22. Opóźnienia, operacje współbieżne oraz czasowe X X 0,5<br />

23. Procesy X X 0,5<br />

24. Polecenia warunkowe i pętle X X 0,5<br />

25. Opóźnienia typu wait X X 0,5<br />

26. Funkcje i procedury X X 0,5<br />

27. Biblioteki i pakiety X X 0,5<br />

28. Biblioteka IEEE X X 0,5<br />

29. Synteza maszyn stanów X X 1<br />

30. Testowanie układów X X 0,5<br />

31. Inne języki HDL X 0,5<br />

Razem 15<br />

137

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!