25.08.2013 Views

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

Wersja pełna [8,55 MB] - Wydział Elektroniki, Telekomunikacji i ...

SHOW MORE
SHOW LESS

You also want an ePaper? Increase the reach of your titles

YUMPU automatically turns print PDFs into web optimized ePapers that Google loves.

Lp. Zagadnienie<br />

Karta zajęć – laboratorium<br />

1. Zapoznanie się z budową płytek laboratoryjnych z układami<br />

programowalnymi FPGA, przetwornikami A/C i C/A, kodekami<br />

audio/video.<br />

2. Implementacja w języku VHDL i weryfikacja sprzętowa bloków<br />

obsługi kodeków audio.<br />

3. Implementacja w języku VHDL i weryfikacja wskaźnika poziomu<br />

sygnału audio.<br />

4. Implementacja w języku VHDL, weryfikacja sprzętowa i pomiary<br />

decymatora i interpolatora z filtrem typu CIC.<br />

5. Implementacja w języku VHDL i weryfikacja sprzętowa bloków<br />

funkcjonalnych obsługi pamięci dynamicznej.<br />

6. Implementacja w języku VHDL i weryfikacja sprzętowa oraz pomiary<br />

filtru FIR o zadanych parametrach.<br />

7. Implementacja w języku VHDL i weryfikacja sprzętowa oraz pomiary<br />

filtru IIR o zadanych parametrach.<br />

8. Implementacja systemu zaawansowanego (do wyboru: DFT, FFT,<br />

koder DTMF, dekoder DTMF, modulacja cyfrowa, dwuwymiarowy<br />

filtr do przetwarzania sygnałów video, itp.).<br />

poziom liczba<br />

godzin<br />

wiedzy umiej.<br />

A B C D E<br />

X X 1<br />

X 2<br />

X 1<br />

X 2<br />

X 2<br />

X 2<br />

X 2<br />

X 3<br />

Razem 15<br />

537

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!