10.10.2016 Views

FEIRA DE INICIAÇÃO CIENTÍFICA 2015

oqYM2W

oqYM2W

SHOW MORE
SHOW LESS

Create successful ePaper yourself

Turn your PDF publications into a flip-book with our unique Google optimized e-Paper software.

Figura 2.3 – Transmissão de dados em modo SPI.<br />

Fonte – O Autor, 2014.<br />

2.2 ACESSO À MEMÓRIA RAM<br />

O kit de desenvolvimento Xilinx LX9 Microboard é dotado de<br />

um módulo de memória RAM contendo 64 MB. Para controle desta<br />

memória, a Xilinx disponibiliza através de sua ferramenta Core Generator,<br />

uma estrutura (Core) para acesso a memória (Avnet, 2014).<br />

Para tanto, este Core necessita de uma sequência de comandos<br />

bem específica. Para controle deste, desenvolveu-se um módulo<br />

chamado DATA_RAM_Control. Desta forma, todos os sinais e<br />

comandos são de responsabilidade desta estrutura (Martins, 2014).<br />

2.3 <strong>DE</strong>CODIFICADOR DIGITAL PARA ANALÓGICO<br />

O controle do dispositivo decodificador é efetuado através<br />

de um barramento do tipo SPI, este tipo de transmissão de dados<br />

funciona utilizando 3 sinais básicos: clock, sincronismo e dados. Na<br />

Figura 2.3, consta a captura de tela do Osciloscópio Agilent 54622D,<br />

demonstrando os sinais de controle do DA em modo SPI.<br />

Na Figura 2.3, o pino D0 do osciloscópio representa o sinal de<br />

sincronismo, onde sua transição ocorre sempre na borda de descida<br />

do clock (sinal D3). Os sinais D1 e D2 do osciloscópio representam<br />

os barramentos de dados, transferindo informações de forma serial.<br />

478

Hooray! Your file is uploaded and ready to be published.

Saved successfully!

Ooh no, something went wrong!